特許
J-GLOBAL ID:200903048119627034

メモリシステム

発明者:
出願人/特許権者:
代理人 (1件): 宮園 純一
公報種別:公開公報
出願番号(国際出願番号):特願平5-106139
公開番号(公開出願番号):特開平6-295263
出願日: 1993年04月08日
公開日(公表日): 1994年10月21日
要約:
【要約】【目的】 主メモリをキャッシュメモリ適用領域及び非適用領域に分割して使用することにより、処理速度の安定した、常に高速動作可能なコンピュータシステムを実現する。【構成】 主メモリ3におけるデータを格納するアドレスに基づいて、キャッシュメモリ2を使用する領域と使用しない領域とに分ける。そして使用頻度の高いデータの読み出し時は、キャッシュメモリ使用・不使用切り換え機構6を切り換えることによりキャッシュメモリ2を使用し、使用頻度の低いデータの読み出し時はキャッシュメモリ2を使用しない。
請求項(抜粋):
CPU,主メモリ,キャッシュメモリから成るメモリシステムにおいて、上記主メモリのデータを格納するアドレス値に基づき、この主メモリをキャッシュメモリを使用する領域とキャッシュメモリを使用しない領域とに分ける設定を行う使用・不使用領域設定部と、この使用・不使用領域設定部の設定により、CPUが使用する上記主メモリ上のデータアドレス値に基づき、上記キャッシュメモリを使用するか否かを決定する使用・不使用決定部と、この使用・不使用決定部の指示に従って、上記主メモリ又はキャッシュメモリと上記CPUとを接続する接続手段とを備えることを特徴とするメモリシステム。
IPC (2件):
G06F 12/08 ,  G06F 12/08 310
引用特許:
審査官引用 (3件)
  • 特開平3-122735
  • 特開平2-032436
  • 特開昭56-124961

前のページに戻る