特許
J-GLOBAL ID:200903048549801291

半導体装置およびD級増幅器

発明者:
出願人/特許権者:
代理人 (2件): 志賀 正武 ,  渡邊 隆
公報種別:公開公報
出願番号(国際出願番号):特願2002-207226
公開番号(公開出願番号):特開2004-056211
出願日: 2002年07月16日
公開日(公表日): 2004年02月19日
要約:
【課題】D級増幅器の出力段に並列接続して設けられた複数のパワーMOSトランジスタをほぼ同時的にスイッチングさせる駆動回路を構成することが可能な半導体装置を提供すること。【解決手段】第1および第2の入力端子には、D級増幅器の内部でPWM変調されたパルス信号の同相信号および逆相信号が印加される。第1および第2の入力端子にはコンパレータの入力部が接続され、このコンパレータの出力部は第1の出力端子に接続される。第3の入力端子にはバッファの入力部が接続され、その出力部は第2の出力端子に接続される。この第2の出力端子には、D級増幅器の出力段に並列接続して設けられた複数のパワーMOSトランジスタの何れかのゲートが接続される。このような構成を有する半導体装置303HA〜303HC,303LA〜303LCを用いて駆動回路を構成する。【選択図】 図4
請求項(抜粋):
低インピーダンス負荷を駆動するD級増幅器の出力段に設けられたパワーMOSトランジスタを駆動するためのドライバとして使用される半導体装置であって、 前記D級増幅器の内部でPWM変調されたパルス信号の同相信号および逆相信号をそれぞれ入力するための第1および第2の入力端子と、 前記第1および第2の入力端子に入力部が接続されたコンパレータと、 前記コンパレータの出力部に接続された第1の出力端子と、 前記コンパレータの出力信号に相当する信号を外部から入力するための第3の入力端子と、 前記第3の入力端子に入力部が接続されたバッファと、 前記パワーMOSトランジスタのゲートが接続されるべき出力端子であって前記バッファの出力部に接続された第2の出力端子と、 を備えたことを特徴とする半導体装置。
IPC (3件):
H03F3/217 ,  H03F3/30 ,  H03K17/687
FI (3件):
H03F3/217 ,  H03F3/30 ,  H03K17/687 F
Fターム (66件):
5J055AX00 ,  5J055BX16 ,  5J055CX00 ,  5J055DX22 ,  5J055DX72 ,  5J055DX83 ,  5J055EX02 ,  5J055EY01 ,  5J055EY10 ,  5J055EY13 ,  5J055EY21 ,  5J055EZ05 ,  5J055EZ10 ,  5J055EZ23 ,  5J055FX18 ,  5J055FX37 ,  5J055GX01 ,  5J055GX02 ,  5J055GX04 ,  5J055GX05 ,  5J091AA02 ,  5J091AA15 ,  5J091AA41 ,  5J091AA66 ,  5J091CA36 ,  5J091FA19 ,  5J091HA10 ,  5J091HA19 ,  5J091HA20 ,  5J091HA25 ,  5J091HA29 ,  5J091HA33 ,  5J091KA01 ,  5J091KA03 ,  5J091KA17 ,  5J091KA42 ,  5J091KA53 ,  5J091MA19 ,  5J091SA05 ,  5J091TA01 ,  5J091TA06 ,  5J091UW01 ,  5J091UW10 ,  5J500AA02 ,  5J500AA15 ,  5J500AA41 ,  5J500AA66 ,  5J500AC36 ,  5J500AF19 ,  5J500AH10 ,  5J500AH19 ,  5J500AH20 ,  5J500AH25 ,  5J500AH29 ,  5J500AH33 ,  5J500AK01 ,  5J500AK03 ,  5J500AK17 ,  5J500AK42 ,  5J500AK53 ,  5J500AM19 ,  5J500AS05 ,  5J500AT01 ,  5J500AT06 ,  5J500WU01 ,  5J500WU10
引用特許:
出願人引用 (1件)
  • 特開平3-285406
審査官引用 (2件)
  • 特開平3-285406
  • 特開平3-285406

前のページに戻る