特許
J-GLOBAL ID:200903048666112910

撮像装置

発明者:
出願人/特許権者:
代理人 (1件): 岡田 敬
公報種別:公開公報
出願番号(国際出願番号):特願平7-259030
公開番号(公開出願番号):特開平9-102906
出願日: 1995年10月05日
公開日(公表日): 1997年04月15日
要約:
【要約】【課題】 画像データをコンピュータ機器に取り込む撮像装置のコストを低減する。【解決手段】 画像信号Y0(t)に対してアナログ信号処理を施すアナログ信号処理回路21と、画像データD(n)を生成するA/D変換回路22と、CCD固体撮像素子1の動作タイミングを制御するタイミング制御回路23を含む第1制御部20をCCD固体撮像素子1及びドライバ回路2と共に一体化してカメラユニットを構成する。画像データD(n)に対してデジタル信号処理を施すデジタル信号処理回路31と、輝度データY(n)及び色差データU(n)、V(n)を1行分記憶するラインメモリ32と、輝度データY(n)及び色差データU(n)、V(n)をパソコンのデータバスに送出するインタフェース制御回路33とを含む第2制御部30をパソコン側に設け、第1制御部20と接続する。
請求項(抜粋):
被写体の画像を撮らえて画像情報を1画面単位でコンピュータ機器に供給する撮像装置において、複数の受光画素が行列配置され、照射される被写体画像に対応する情報電荷を各受光画素に蓄積する固体撮像素子と、この固体撮像素子の各受光画素に蓄積される情報電荷を1行単位で順次転送出力して画像信号を得るドライバ回路と、このドライバ回路の垂直走査の起動タイミング及び水平走査の起動タイミングをそれぞれ設定するタイミング制御回路と、上記画像信号に対してアナログ信号処理を施すアナログ信号処理回路と、アナログ信号処理が施された上記画像信号をアナログ/デジタル変換して画像データを生成するA/D変換回路と、上記画像データに対してデジタル信号処理を施すデジタル信号処理回路と、デジタル信号処理が施された上記画像データを1行単位で順次記憶するラインメモリ回路と、このラインメモリ回路から上記画像データを読み出してコンピュータ機器のバスラインへ送出するインタフェース制御回路と、を備え、上記固体撮像素子及び上記駆動回路と共に上記タイミング制御回路、上記アナログ信号処理回路及び上記A/D変換回路を一体化してカメラユニットを構成し、上記デジタル信号処理回路、上記ラインメモリ回路及びインタフェース制御回路をコンピュータ機器側に設けて上記カメラユニット接続したことを特徴とする撮像装置。
IPC (4件):
H04N 5/243 ,  H04N 1/00 107 ,  H04N 5/335 ,  H04N 9/07
FI (4件):
H04N 5/243 ,  H04N 1/00 107 A ,  H04N 5/335 Z ,  H04N 9/07 A

前のページに戻る