特許
J-GLOBAL ID:200903048814169730

多画面テレビ受像機

発明者:
出願人/特許権者:
代理人 (1件): 鈴江 武彦
公報種別:公開公報
出願番号(国際出願番号):特願平5-220913
公開番号(公開出願番号):特開平7-079389
出願日: 1993年09月06日
公開日(公表日): 1995年03月20日
要約:
【要約】【目的】 画像メモリ(FIFOメモリ)とメモリ制御回路との配線本数を格段と低減する。【構成】 FIFO型メモリ201は、入力端子21aに入力データが与えられ、出力端子21bから出力データが導出される。子画面同期分離回路202はFIFO型メモリ201に書込みクロック(SWCK)、書込みリセット(RSTW)、書込みイネーブル(WE)を与える。書込みクロック(SWCK)、書込みリセット(RSTW)は、カウンタ206に与えられ、書込みアドレスがモニタされる。親画面同期分離回路203は、読み出しクロック(SRCK)をFIFO型メモリ201に与える。アドレス制御回路205は、読み出しクロック(SRCK)、親画面のフレーム先頭パルスを受けとる。そして、条件(カウンタ206の内容)に応じて読み出しリセット(RSTR)をFIFO型メモリ201に与える。カウンタ207は、読み出しアドレスをモニタしている。
請求項(抜粋):
子画面である第1の映像信号を圧縮した圧縮映像信号を、アドレスの低位側と高位側とにそれぞれ1フィールド分づつ書込む容量を持ち、高速書込み、高速読み出しを非同期で行うメモリ部と、前記低位側と高位側に交互に前記圧縮映像信号を書込むメモリ書き込み手段と、前記子画面を一部に嵌め込むための親画面である第2の映像信号に同期して、前記子画面の表示期間に前記メモリ部の内容を読み出す場合に、1フィールド分のデータ読み出しの次に、前記低位側のフィールドの先頭アドレスから前記高位側のフィールドの先頭アドレスまでの空読み出しを行う手段と、前記メモリ書込み手段における現在の書込みアドレスの内容から、次に読み出すフィールドの読み出しアドレスが現在の書込みアドレスに追い着くか否かを判定する手段と、アドレスの追い越し現象が起こる場合には前のフィールドで読み出した低位または高位側のいずれか一方を次のフィールドでも読み出す手段とを有したメモリ読み出し手段とを有したことを特徴とする請求項1記載の多画面テレビ受像機。
IPC (3件):
H04N 5/45 ,  G06T 1/60 ,  H04N 5/265

前のページに戻る