特許
J-GLOBAL ID:200903048899179046

充電状態調整装置

発明者:
出願人/特許権者:
代理人 (3件): 瀧野 秀雄 ,  松村 貞男 ,  垣内 勇
公報種別:公開公報
出願番号(国際出願番号):特願2006-219843
公開番号(公開出願番号):特開2008-048496
出願日: 2006年08月11日
公開日(公表日): 2008年02月28日
要約:
【課題】容量均等化時間の短縮を図った充電状態調整装置を提供する。【解決手段】CPUが、目標電圧よりも高い両端電圧を有する単位セルであって、互いに連なって接続された複数の単位セルC1〜C4、複数の単位セルC6及びC7から成るブロックを抽出し、各ブロックの両端と放電抵抗とを接続して各ブロックを放電させる。その後、CPUが、目標電圧よりも高い両端電圧を有する単位セルC2、C4を抽出し、抽出した単位セルC2、C4が目標電圧に達するまで単位セルC2、C4の両端と放電抵抗とを順に接続して単位セルC2、C4を放電させる。【選択図】図4
請求項(抜粋):
互いに直列接続された二次電池から成る複数の単位セルの各々の両端電圧を検出する電圧検出手段と、前記単位セルを放電するための放電抵抗と、前記複数の単位セルの両端電圧が均等になるように前記電圧検出手段が検出した各単位セルの両端電圧に基づいて前記複数の単位セルの前記放電抵抗を通じての放電を制御する容量均等化手段と、を有する充電状態調整装置において、 前記容量均等化手段が、 (a)前記複数の単位セルのうち目標電圧よりも高い両端電圧を有する単位セルであって、互いに連なって接続された複数の単位セルから成るブロックを抽出するブロック抽出手段と、 (b)前記各ブロックの両端と前記放電抵抗とを接続して前記各ブロックを放電させる第1均等化放電手段と、 (c)前記第1均等化放電手段の動作が終了した後に前記目標電圧よりも高い両端電圧を有する単位セルを抽出する単位セル抽出手段と、 (d)前記単位セル抽出手段が抽出した単位セルが前記目標電圧に達するまでその単位セルの両端と前記放電抵抗とを接続して前記単位セルを放電させる第2均等化放電手段と を有することを特徴とする充電状態調整装置。
IPC (3件):
H02J 7/02 ,  H01M 10/44 ,  G01R 31/36
FI (3件):
H02J7/02 H ,  H01M10/44 P ,  G01R31/36 A
Fターム (24件):
2G016CA03 ,  2G016CB01 ,  2G016CC01 ,  2G016CC02 ,  2G016CC04 ,  2G016CC07 ,  2G016CC12 ,  2G016CC16 ,  2G016CC27 ,  2G016CC28 ,  2G016CD10 ,  2G016CD14 ,  5G003AA01 ,  5G003AA07 ,  5G003BA03 ,  5G003CA11 ,  5G003CC02 ,  5G003DA02 ,  5G003FA06 ,  5G003GC05 ,  5H030AA01 ,  5H030AS08 ,  5H030BB00 ,  5H030FF44
引用特許:
出願人引用 (2件)

前のページに戻る