特許
J-GLOBAL ID:200903049189055298

画素混合処理回路

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-114476
公開番号(公開出願番号):特開2000-308072
出願日: 1999年04月22日
公開日(公表日): 2000年11月02日
要約:
【要約】【課題】 簡易な回路構成で高速高感度処理の可能な映像信号処理回路を提供する。【解決手段】 撮像素子からの信号を1水平期間単位で遅延させる複数の遅延回路201と、1水平期間単位で遅延された複数ラインの遅延信号と遅延されていない信号の垂直加算回路202と、垂直加算ブロックで加算された信号を同一フィルターの近接画素を複数個加算する水平加算回路203とで同一色の画素混合を行い、入力された信号と同じ配列で信号を出力することにより後段の映像信号処理回路を変更することなく簡易な方法で高感度処理を実現させる。
請求項(抜粋):
複数の色フィルターが画素単位で配置された撮像素子に対応した画素混合処理回路であって、前記撮像素子からの出力信号についてA/D変換して得られた画素信号を1水平期間単位で遅延して遅延信号を出力する複数のライン遅延回路と、前記画素信号と前記遅延信号とを加算して出力する垂直加算回路と、前記垂直加算回路により出力された信号について近接した同一フィルターの画素を加算して出力する水平加算回路と、前記水平加算回路の出力に対して信号処理を行うDSPとを備えたことを特徴とする画像処理混合回路。
IPC (2件):
H04N 9/07 ,  H04N 1/04
FI (2件):
H04N 9/07 A ,  H04N 1/04 D
Fターム (24件):
5C065BB38 ,  5C065BB48 ,  5C065EE05 ,  5C065EE06 ,  5C065GG01 ,  5C065GG06 ,  5C065GG07 ,  5C065GG11 ,  5C065GG18 ,  5C065GG21 ,  5C065GG30 ,  5C065GG32 ,  5C065GG50 ,  5C072AA01 ,  5C072BA03 ,  5C072DA09 ,  5C072EA04 ,  5C072FB19 ,  5C072QA10 ,  5C072UA09 ,  5C072UA11 ,  5C072UA13 ,  5C072UA18 ,  5C072UA20

前のページに戻る