特許
J-GLOBAL ID:200903049220902700

情報処理装置

発明者:
出願人/特許権者:
代理人 (1件): 谷 義一 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-016573
公開番号(公開出願番号):特開平5-210599
出願日: 1992年01月31日
公開日(公表日): 1993年08月20日
要約:
【要約】【目的】 情報処理装置のハードウェアのコストを低減する。【構成】 EEPROM2に書き込んでおいたEEPROM2自体の書き換えプログラムをRAM3上に書き込み、メモリカード12のデータをEEPROM2に書き込む際に、CPU1のプログラムカウンタをRAM3上のEEPROM2書き換えプログラムへ移し、書込み動作終了後、CPU1のプログラムカウンタをEEPROM2へ戻すことにより、メモリカード12のデータをCPU1を制御するEEPROM2自体に書き込む。
請求項(抜粋):
CPUと該CPUを制御するEEPROMと前記CPUによるデータ処理および前記CPUのスタックを保有するためのRAMとメモリカードからの情報をとり入れるためのコネクタとを有する情報処理装置において、前記EEPROMに書き込んでおいた該EEPROM自体の書き換えプログラムを前記RAM上に書き込む第1書込み手段と、該第1書込み手段による書込後に前記メモリカードのデータを前記EEPROMに書き込む第2書込み手段と、該第2書込み手段による書込みの際に、前記CPUのプログラムカウンタを前記RAM上のEEPROM書き換えプログラムへ移し、前記書込み動作終了後、前記CPUのプログラムカウンタを前記EEPROMへ戻す制御手段とを具えたことを特徴とする情報処理装置。
IPC (4件):
G06F 12/16 340 ,  G06F 15/02 335 ,  G06F 15/78 510 ,  G11C 16/06
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る