特許
J-GLOBAL ID:200903049765536981

入力歪抑制回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 成示 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-191216
公開番号(公開出願番号):特開平7-046824
出願日: 1993年08月02日
公開日(公表日): 1995年02月14日
要約:
【要約】【目的】 高周波スイッチング動作によって負荷に略一定電流を供給し、負荷電圧を昇降圧し、入力歪を抑制する回路において、小型化を図り、電磁ノイズによる高周波電磁妨害波を抑制する。【構成】 交流電源Eと整流回路DBを並列に接続した電源回路と、複数の入力歪抑制回路用コンデンサCi (i=1,2,3, ...,n) 及びスイッチS0 ,S1i(i=1,2,3, ...,n) ,S2i(i=1,2,3, ...,n) ,S3i(i=1,2,3, ...,n) からなる電力変換回路と、平滑コンデンサC0 と負荷抵抗Zとを接続した負荷回路とからなる。
請求項(抜粋):
電源回路と負荷回路の間に、複数のキャパシタと複数のスイッチで構成されたスイッチドキャパシタを用いた電力変換回路を接続した入力歪抑制回路であって、前記キャパシタを充電する際、前記キャパシタを電源回路に対して並列に接続し、放電する際、電源回路とキャパシタを直列接続し、負荷の両端に電流を供給することを特徴とする入力歪抑制回路。
IPC (2件):
H02M 3/07 ,  H02M 7/06

前のページに戻る