特許
J-GLOBAL ID:200903049783599931
液晶表示装置用アレイ基板とその製造方法
発明者:
,
出願人/特許権者:
代理人 (1件):
園田 吉隆 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-369127
公開番号(公開出願番号):特開2002-229068
出願日: 2001年12月03日
公開日(公表日): 2002年08月14日
要約:
【要約】 (修正有)【課題】 開口率向上と共に十分な補助容量確保、速い作動特性そしてCgdの変動量が少ない新しい構造の液晶表示装置用アレイ基板を提供する。【解決手段】 液晶表示装置用アレイ基板と、アレイ基板の製作方法を開示する。アレイ基板を構成する薄膜トランジスタの構成中ソース電極とドレーン電極の構造を改善して、薄膜トランジスタの大きさをさらにコンパクトに構成することによってストレージ容量と開口率を改善すると同時に、ソース電極とドレーン電極間のチャネル幅は広く、長さは短く構成してスイッチング素子の作動特性を改善して、ドレーン電極とゲート電極間に生成される寄生容量Cgdの変動を最少化して残像または画素間の不均一を改善する。
請求項(抜粋):
基板と;前記基板上に構成されたゲート配線と;前記ゲート電極を含むゲート配線と交差して画素領域を定義するデータ配線と;ゲート電極と、アクティブ層と、ソース電極及びドレーン電極を含む薄膜トランジスタにおいて、前記ゲート電極はゲート配線と接する部分に連結部を含み、前記ソース電極は凹状の溝を有し、前記ドレーン電極は前記ソース電極の凹状溝内部で前記ソース電極と一定な間隔を置いて位置した突出部を含み、前記ソース電極とドレーン電極の仮想的な対称軸はゲート配線と一定な角度をなす薄膜トランジスタと;前記ドレーン電極と接触する透明画素電極とを含むことを特徴とする液晶表示装置用アレイ基板。
IPC (2件):
G02F 1/1368
, H01L 29/786
FI (3件):
G02F 1/1368
, H01L 29/78 616 T
, H01L 29/78 612 C
Fターム (47件):
2H092JA24
, 2H092JA29
, 2H092JA34
, 2H092JA38
, 2H092JA42
, 2H092JB24
, 2H092JB33
, 2H092JB56
, 2H092JB64
, 2H092KB04
, 2H092KB05
, 2H092KB11
, 2H092KB25
, 2H092NA07
, 2H092NA18
, 2H092NA21
, 2H092NA24
, 5F110AA30
, 5F110BB01
, 5F110CC07
, 5F110EE03
, 5F110EE04
, 5F110EE06
, 5F110EE14
, 5F110EE43
, 5F110FF01
, 5F110FF02
, 5F110FF03
, 5F110FF09
, 5F110FF21
, 5F110FF27
, 5F110GG02
, 5F110GG15
, 5F110HK02
, 5F110HK09
, 5F110HK16
, 5F110HK21
, 5F110HK32
, 5F110HK50
, 5F110HL07
, 5F110HL22
, 5F110HM04
, 5F110HM12
, 5F110HM19
, 5F110NN02
, 5F110NN72
, 5F110NN73
引用特許:
審査官引用 (4件)
-
特開昭60-189969
-
特開昭60-192369
-
特開昭64-082674
-
マルチドメイン液晶表示素子
公報種別:公開公報
出願番号:特願平11-351144
出願人:エルジーフィリップスエルシーディーカンパニーリミテッド
全件表示
前のページに戻る