特許
J-GLOBAL ID:200903049872811090

電源回路

発明者:
出願人/特許権者:
代理人 (1件): 後藤 洋介 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平8-284039
公開番号(公開出願番号):特開平10-136645
出願日: 1996年10月25日
公開日(公表日): 1998年05月22日
要約:
【要約】【課題】 MOSFETを整流回路に用いたフォワードコンバータにおいて、整流用FETと環流用FETの同時ONによる電力損失を防止する。【解決手段】 フォワードコンバータにおけるMOSFETを用いた整流回路駆動方式において、主トランス3の一方の二次巻線を抵抗器9、コンデンサ10及びダイオード8からなる時定数回路とFET駆動用IC11で構成される第1の波形整形回路を経由し整流用FET13のゲートに接続する。さらに、前記二次巻線を抵抗器5、コンデンサ6及びダイオード4からなる時定数回路とFET駆動用IC7で構成される第2の波形整形回路を経由し環流用FET12のゲートに接続する。これにより、整流用FET13と環流用FET12の駆動パルスにデッドタイムを作り、両FETの同時オンを防止し、電力損失を改善する。
請求項(抜粋):
MOSFETを同期整流に用いたスイッチング電源回路において、前記同期整流用駆動回路が、主トランスの一方の二次巻線の端子より、第1の波形整形回路及び第2の波形整形回路を経由し、それぞれ環流用FET、整流用FETを駆動することを特徴とする電源回路。
IPC (2件):
H02M 3/28 ,  H02M 7/21
FI (2件):
H02M 3/28 F ,  H02M 7/21 A
引用特許:
審査官引用 (3件)

前のページに戻る