特許
J-GLOBAL ID:200903050477639723

オフセットキャンセル回路とそれを用いたオフセットキャンセルシステム

発明者:
出願人/特許権者:
代理人 (1件): 大西 健治
公報種別:公開公報
出願番号(国際出願番号):特願平7-146252
公開番号(公開出願番号):特開平8-340222
出願日: 1995年06月13日
公開日(公表日): 1996年12月24日
要約:
【要約】【構成】 第1の状態の時、ノードN1,ノードN3間の電位差に応答した電位差をノード7,ノード8間に与え、この電位差と第1の電位とに基づいた電位をノードN11に与え、第2の状態の時、ノードN1,ノードN3間の電位差に応答した電位差をノード7,ノード8間に与え、この電位差と第2の電位とに基づいた電位をノードN11に与える。
請求項(抜粋):
2つの端子と、出力端子と、2つの中間端子とを有し、第1の状態の時、前記2つの端子間の電位差に応答した電位差を前記2つの中間端子間に与え、前記2つの中間端子間に与えられた電位差と第1の電位とに応答した電位を前記出力端子に与え、第2の状態の時、前記2つの端子間の電位差に応答した電位差を前記2つの中間端子間に与え、前記中間端子間に与えられた電位差と第2の電位とに応答した電位を前記出力端子に与えるオフセットキャンセル回路。
引用特許:
出願人引用 (3件) 審査官引用 (3件)

前のページに戻る