特許
J-GLOBAL ID:200903050771200055
構成可能なオンダイ終端
発明者:
出願人/特許権者:
代理人 (3件):
稲葉 良幸
, 大賀 眞司
, 大貫 敏史
公報種別:公表公報
出願番号(国際出願番号):特願2008-547256
公開番号(公開出願番号):特表2009-520443
出願日: 2006年11月30日
公開日(公表日): 2009年05月21日
要約:
記載されるのは、2つ以上の終端トポロジからユーザが選択できるようにする構成可能なオンダイ終端要素を用いるシステムである。1つのトポロジは、レールツーレールまたは半電源終端をサポートするようにプログラム可能である。別のトポロジには、固定または可変フィルタ要素が選択的に含まれ、それによって、終端特性は、異なるレベルの速度性能および電力消費に対して調整可能になる。終端電圧およびインピーダンスもまた調整可能である。
請求項(抜粋):
集積回路(IC)ダイであって、
a. 前記ダイへの入力信号を受信するパッドと、
b. 前記パッドに結合された入力端子と、基準端子と、出力端子とを有する受信機と、
c. 前記基準端子に結合された第1のスイッチノードと、第2のスイッチノードと、第3のスイッチノードとを有し、前記第1および第2のスイッチノードの1つを前記第3のスイッチノードに選択的に結合する第1のスイッチと、
d. 前記第3のスイッチノードと前記入力端子との間に結合された第1の終端インピーダンスと、
e. 前記基準端子に結合された第4のスイッチノードと、第5のスイッチノードと、第6のスイッチノードとを有し、前記第4および第5のスイッチノードの1つを前記第6のスイッチノードに選択的に結合する第2のスイッチと、
f. 前記第6のスイッチノードと前記入力端子との間に結合された第2の終端インピーダンスと、
を含む集積回路(IC)ダイ。
IPC (5件):
H03K 19/017
, H01L 21/822
, H01L 27/04
, H01L 21/82
, H04L 25/02
FI (4件):
H03K19/00 101Q
, H01L27/04 E
, H01L21/82 S
, H04L25/02 F
Fターム (27件):
5F038AV13
, 5F038AZ03
, 5F038BE08
, 5F038DF05
, 5F038EZ20
, 5F064BB37
, 5F064CC09
, 5F064CC22
, 5F064CC23
, 5F064DD32
, 5F064FF04
, 5F064FF05
, 5F064FF06
, 5F064FF24
, 5F064FF52
, 5J056AA01
, 5J056AA04
, 5J056AA40
, 5J056CC00
, 5J056CC01
, 5J056CC25
, 5J056DD13
, 5J056DD51
, 5J056FF07
, 5K029AA01
, 5K029CC01
, 5K029JJ08
前のページに戻る