特許
J-GLOBAL ID:200903051121049049

シリアル受信装置

発明者:
出願人/特許権者:
代理人 (1件): 岩橋 文雄 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-326239
公開番号(公開出願番号):特開2003-134098
出願日: 2001年10月24日
公開日(公表日): 2003年05月09日
要約:
【要約】【課題】 情報処理システムにおいては、様々な周辺装置及び他の情報処理システムと通信を行う必要があるため、幅広いシリアル転送周波数に柔軟に対応できることが望まれている。【解決手段】 図2におけるシリアル転送回路において、シリアルデータ入力信号aのエッジをエッジ検出回路101で検出し、α(αは正の整数)ビットのデータ幅を計数カウンタ104で計測する。計測値をビットシフタ105にて1ビット幅のデータカウント数に変換し、ダウンカウンタ106に初期値として入力する。また、この除算の際に切捨てられるビット幅を比較値発生回路108に入力し、除算の際の誤差を補正する信号を発生する。以上の構成により、通常時やCLKを通常時から半分にした低消費電力時においても、幅広いシリアル転送周波数に柔軟に対応できるシリアル通信回路となる。
請求項(抜粋):
受信シリアルデータにおけるαビット(αは正の整数)のデータから構成される所定部の変化点を検出する所定部検出手段と、前記所定部を内部動作クロックで計数するカウンタと、前記カウンタの値をαによって除算することにより1ビット分のクロック数を演算する演算手段と、前記クロック数ごとに受信クロックを生成する受信クロック生成手段とを有するシリアル受信装置。
IPC (4件):
H04L 7/04 ,  G06F 1/08 ,  G06F 13/42 350 ,  H04L 25/38
FI (4件):
H04L 7/04 A ,  G06F 13/42 350 C ,  H04L 25/38 B ,  G06F 1/04 320 Z
Fターム (17件):
5B077GG02 ,  5B077GG25 ,  5B077GG32 ,  5B077MM02 ,  5B077NN02 ,  5B079AA04 ,  5B079BA01 ,  5B079BC01 ,  5B079DD17 ,  5K029AA13 ,  5K029AA20 ,  5K029EE07 ,  5K029LL19 ,  5K047AA11 ,  5K047GG24 ,  5K047JJ03 ,  5K047MM56
引用特許:
審査官引用 (4件)
  • 特公昭50-025787
  • 特開平2-237315
  • 特公昭50-025787
全件表示

前のページに戻る