特許
J-GLOBAL ID:200903051191513516

一致検出回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-144961
公開番号(公開出願番号):特開平8-008727
出願日: 1987年05月21日
公開日(公表日): 1996年01月12日
要約:
【要約】【構成】2つのディジタル信号を入力するトランジスタの直並列回路を用いて、ディジタル信号をパルス幅変調した出力を得る。【効果】構成素子数の少ない回路により構成するため、IC化の際に占有面積を小さくできる。
請求項(抜粋):
それぞれN(Nは正整数)ビットの2つの信号群A,Bがあって、a)前記信号群A,Bの対応する各ビットがそれぞれゲート入力されている複数個並列的に按続された第1の型のトランジスタの組C、b)前記並列トランジスタの組CがN段直列に接続されたトランジスタ群D、c)前記トランジスタ群Dのソース端子と第1の電源間に少なくとも1つ接続された第1導電型のトランジスタE、d)前記トランジスタ群Dのドレイン端子と第2の電源間に少なくとも1つ接続された第2導電型のトランジスタF、e)前記トランジスタE,Fには共通の信号Gが入力されていて、トランジスタ群DとトランジスタFの共通ドレイン端子からA ̄とBもしくはAとB ̄の一致を検出する信号を発生することを特徴とする一致検出回路。
IPC (4件):
H03K 19/21 ,  G02F 1/133 505 ,  G09G 3/36 ,  H03K 5/135

前のページに戻る