特許
J-GLOBAL ID:200903052340521523
ビタビ復号LSI
発明者:
出願人/特許権者:
代理人 (1件):
京本 直樹 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平9-016785
公開番号(公開出願番号):特開平10-215190
出願日: 1997年01月30日
公開日(公表日): 1998年08月11日
要約:
【要約】【課題】消費電力の低減をはかると共に、LSI全体の寸法を小さくする。【解決手段】パスメモリーユニットを、複数のバンクに分割されACSユニットからの選択信号を記憶するシングルポート型のフリップフロップ型以外のメモリ素子10と、複数のバンクそれぞれと対応する複数のトレースバック回路20と、これら複数のトレースバック回路20の出力信号のうちの所定の出力信号を選択する複数の第1の選択回路30と、これら複数の第1の選択回路30の出力信号それぞれを対応して記憶する複数のLIFOメモリー40と、これら複数のLIFOメモリー40の出力信号のうちの1つを選択する第2の選択回路50とを含む回路とする。
請求項(抜粋):
複数のバンクに分割されACSユニットからの選択信号を記憶するシングルポート型のメモリ素子と、前記複数のバンクそれぞれと対応する複数のトレースバック回路と、これら複数のトレースバック回路の出力信号のうちの所定の出力信号を選択する複数の第1の選択回路と、これら複数の第1の選択回路の出力信号それぞれを対応して記憶する複数のLIFOメモリーと、これら複数のLIFOメモリーの出力信号のうちの1つを選択する第2の選択回路とを含むパスメモリーユニットを有することを特徴とするビタビ復号LSI。
IPC (2件):
H03M 13/12
, G06F 11/10 330
FI (2件):
H03M 13/12
, G06F 11/10 330 N
引用特許: