特許
J-GLOBAL ID:200903052419407106

電子機器

発明者:
出願人/特許権者:
代理人 (1件): 木村 高久
公報種別:公開公報
出願番号(国際出願番号):特願平6-042575
公開番号(公開出願番号):特開平7-249973
出願日: 1994年03月14日
公開日(公表日): 1995年09月26日
要約:
【要約】【目的】信号受信側の回路の電源がオフした場合に、信号受信側の回路内のラッチアップを確実に防止するとともに、安定した制御を行うことのできる電子機器を提供する。【構成】信号受信側の回路(2)の電源(4)のOFFを電圧低下検出回路(5)が検出すると、この電圧低下検出回路(5)の検出出力に基づき信号送信側の回路(1)の出力を3ステートバファ(6)を用いてハイインピーダンスにする。
請求項(抜粋):
各々別系統の電源から電源電圧が供給される少なくとも2つの回路を具備し、該回路間で信号の送受を行う電子機器において、前記回路の内の信号送信側の回路に加えられる電源がオンでかつ前記回路の内の信号受信側の回路に加えられる電源がオフになった場合に検出出力を発生する低電圧検出手段を設け、前記信号送信側の回路に、前記低電圧検出手段の検出出力に基づき前記信号送信側の回路の送信出力をハイインピーダンスにする制御手段を設けたことを特徴とする電子機器。
IPC (2件):
H03K 19/003 ,  H04B 1/40

前のページに戻る