特許
J-GLOBAL ID:200903052439800831

ディジタル位相比較器

発明者:
出願人/特許権者:
代理人 (1件): 後藤 洋介 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-109847
公開番号(公開出願番号):特開平5-308263
出願日: 1992年04月28日
公開日(公表日): 1993年11月19日
要約:
【要約】【目的】 2つのディジタル入力信号の位相差を測定しディジタル値として出力する回路を構成する。【構成】 基準入力信号(4-1)を順次遅延反転出力するインバーター(1,2)により構成されたツインインバーター群(3-1〜3-n)とこれらの出力を比較入力信号(6)の立ち上がりエッジでラッチするラッチ回路群(7)とを備え、このラッチ回路群の出力(5-1〜5-n)をディジタル位相差出力とする。
請求項(抜粋):
インバーターを2ケ従続したツインインバーターが従続接続したツインインバーター群の入力に、基準入力信号が接続された遅延回路と、比較入力信号により前記ツインインバーター群の出力を各々ラッチするラッチ回路群とを備え、前記ラッチ回路群からそれぞれディジタル位相差出力を得るようにしたディジタル位相比較器。
IPC (2件):
H03K 5/26 ,  H03L 7/085

前のページに戻る