特許
J-GLOBAL ID:200903052875498547

基準電圧回路

発明者:
出願人/特許権者:
代理人 (1件): 加藤 朝道
公報種別:公開公報
出願番号(国際出願番号):特願平8-071455
公開番号(公開出願番号):特開平9-237127
出願日: 1996年03月01日
公開日(公表日): 1997年09月09日
要約:
【要約】【課題】半導体集積回路上に形成される、低電圧から動作し、簡単な回路構成で、一定の温度特性を持つ2つの基準電圧を出力する基準電圧回路の提供。【解決手段】コレクタとベースがそれぞれ互いに交叉接続され、それぞれのエミッタは直接接地されるか、少なくとも1つは抵抗を介して接地された2つのトランジスタQ1、Q2と、トランジスタQ1、Q2を駆動する、2つのトランジスタのいずれか一方のベース電圧でバイアスされる定電流源Q5、Q6と、その間に挿入される抵抗R2、R3と、抵抗R2、R3と定電流源Q5、Q6との共通接続点を基準電圧VREF1、VREF2の出力端子とする。
請求項(抜粋):
エミッタが直接接地された第1のバイポーラトランジスタと、エミッタが抵抗を介して接地された第2のバイポーラトランジスタと、を含み、前記第1及び第2のバイポーラトランジスタは互いにそれぞれのコレクタとベースとが交叉接続されてなることを特徴とする基準電圧回路。
引用特許:
審査官引用 (1件)
  • 特開昭63-255718

前のページに戻る