特許
J-GLOBAL ID:200903053101854819

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 小野寺 洋二
公報種別:公開公報
出願番号(国際出願番号):特願2002-217575
公開番号(公開出願番号):特開2004-061692
出願日: 2002年07月26日
公開日(公表日): 2004年02月26日
要約:
【課題】電源電圧の変動やノイズに起因する基準電圧の変動による液晶パネルへの供給電圧の変動を抑制し、表示品質を向上する。【解決手段】液晶コントローラLCCLに内蔵の基準電圧発生回路VREFG、基準電圧調整回路VREFR、分割抵抗部RR、基準電圧調整回路VREFRから出力される基準電圧に基づいて各種電圧を発生する液晶駆動電圧発生回路等の電圧関連回路の接地線GND1を共通化し、画像メモリRAMの接地線GND2と分離した。【選択図】 図6
請求項(抜粋):
複数の走査電極と複数のデータ電極の交差部にマトリクス状に液晶画素が形成された基板を有して前記液晶画素の表示が多値の電圧で駆動される液晶パネルと、前記液晶パネルの表示を制御する液晶コントローラLSIとを具備した液晶表示装置であって、 前記液晶コントローラLSIは、外部信号源から入力する画像データを格納する画像メモリを持つ表示制御回路と、基準電圧調整回路を有する液晶駆動電圧発生回路と、前記液晶パネルの走査電極に走査信号を供給する走査電極駆動回路と、前記画像メモリに格納した画像データを前記液晶パネルの前記データ電極に供給するデータ電極駆動回路とを有し、 前記液晶駆動電圧発生回路に有する前記基準電圧調整回路の接地線と当該液晶駆動電圧発生回路の出力電圧を受ける前記走査電極駆動回路および前記データ電極駆動回路の接地線とを共通の第1の接地線とし、前記画像メモリの接地線を第2の接地線として前記第1の接地線と前記液晶コントローラLSI内で分離配置したことを特徴とする液晶表示装置。
IPC (5件):
G02F1/133 ,  G09G3/20 ,  G09G3/36 ,  H01L21/822 ,  H01L27/04
FI (10件):
G02F1/133 520 ,  G09G3/20 611C ,  G09G3/20 612F ,  G09G3/20 612R ,  G09G3/20 621M ,  G09G3/20 631A ,  G09G3/20 641C ,  G09G3/20 680G ,  G09G3/36 ,  H01L27/04 D
Fターム (42件):
2H093NC01 ,  2H093NC03 ,  2H093NC63 ,  2H093ND33 ,  2H093ND40 ,  5C006AA16 ,  5C006AF01 ,  5C006BB12 ,  5C006BB15 ,  5C006BC16 ,  5C006BF02 ,  5C006BF16 ,  5C006BF26 ,  5C006BF34 ,  5C006BF37 ,  5C006BF43 ,  5C006BF46 ,  5C006BF49 ,  5C006EB05 ,  5C006EB06 ,  5C006FA22 ,  5C006FA24 ,  5C006FA31 ,  5C080AA10 ,  5C080BB05 ,  5C080DD05 ,  5C080DD06 ,  5C080DD10 ,  5C080DD12 ,  5C080DD25 ,  5C080EE29 ,  5C080FF11 ,  5C080FF12 ,  5C080GG12 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080KK04 ,  5C080KK07 ,  5F038BH19 ,  5F038CD04 ,  5F038EZ20

前のページに戻る