特許
J-GLOBAL ID:200903053377646063
比較回路
発明者:
,
出願人/特許権者:
代理人 (1件):
岡田 英彦 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-188634
公開番号(公開出願番号):特開2003-008409
出願日: 2001年06月21日
公開日(公表日): 2003年01月10日
要約:
【要約】【課題】 ヒステリシス特性を備え、且つ応答特性の良い比較回路を提供する。【解決手段】 電流源と、一端側が電流源に接続された第1及び第2の半導体素子と、一端側が共通電位に接続された第3及び第4の半導体素子とを備え、第1の半導体素子には第1の入力信号が供給され、第2の半導体素子には第2の入力信号が供給され、第3及び第4の半導体素子はカレントミラー回路を構成し、第2及び第4の半導体素子の接続点には出力回路が接続されている比較回路であって、第4の半導体素子と共通電位との間に接続された第1のインピーダンス回路を備え、第1のインピーダンス回路のインピーダンスは出力回路の出力信号に応じて変更される。あるいは、第3の半導体素子と共通電位との間に接続された第2のインピーダンス回路を備え、第2のインピーダンス回路のインピーダンスは出力回路の出力信号に応じて変更される。
請求項(抜粋):
電流源と、一端側が前記電流源に接続された第1及び第2の半導体素子と、一端側が共通電位に接続された第3及び第4の半導体素子とを備え、前記第1の半導体素子には第1の入力信号が供給され、前記第2の半導体素子には第2の入力信号が供給され、前記第3及び第4の半導体素子はカレントミラー回路を構成し、前記第2及び第4の半導体素子の接続点には出力回路が接続されている比較回路であって、前記第4の半導体素子と前記共通電位との間に接続された第1のインピーダンス回路を備え、前記第1のインピーダンス回路のインピーダンスは前記出力回路の出力信号に応じて変更される、ことを特徴とする比較回路。
IPC (2件):
FI (2件):
H03K 5/08 J
, G01R 19/165 B
Fターム (12件):
2G035AD02
, 2G035AD03
, 2G035AD23
, 2G035AD56
, 2G035AD63
, 5J039DA08
, 5J039DB08
, 5J039DB19
, 5J039KK17
, 5J039KK18
, 5J039MM03
, 5J039MM08
前のページに戻る