特許
J-GLOBAL ID:200903053568059346

半導体メモリシステム

発明者:
出願人/特許権者:
代理人 (1件): 小川 勝男
公報種別:公開公報
出願番号(国際出願番号):特願平8-005420
公開番号(公開出願番号):特開平9-198312
出願日: 1996年01月17日
公開日(公表日): 1997年07月31日
要約:
【要約】【課題】キャッシュメモリのデータをメインメモリに書き戻す時間を短縮し、半導体メモリシステムの高速化を実現すること及び不測の事故で電源が遮断した時等にキャッシュメモリのデータの消失を完全に防止する。【解決手段】メインメモリとキャッシュメモリとを含んで構成される階層形半導体メモリシステムにおいて、メインメモリのあるアドレスに記憶されているデータと、キャッシュメモリのアドレスに記憶されているデータとが異なる場合に、そのアドレスを記憶するためのダーティテーブルメモリを付加する。
請求項(抜粋):
メインメモリと上記メインメモリが記憶しているデータの一部を記憶しているキャッシュメモリとを含んで構成される階層形半導体メモリシステムにおいて、上記メインメモリのあるアドレスに記憶されているデータと、上記キャッシュメモリの上記アドレスに記憶されているデータとが異なる場合にそのアドレスを記憶するためのメモリを付加したことを特徴とする半導体メモリシステム。
IPC (2件):
G06F 12/08 310 ,  G06F 12/08
FI (3件):
G06F 12/08 310 Z ,  G06F 12/08 E ,  G06F 12/08 J

前のページに戻る