特許
J-GLOBAL ID:200903053799478660

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 秋田 収喜
公報種別:公開公報
出願番号(国際出願番号):特願2001-261680
公開番号(公開出願番号):特開2003-066488
出願日: 2001年08月30日
公開日(公表日): 2003年03月05日
要約:
【要約】【課題】 薄膜トランジスタあるいは容量素子のアライメントによるずれによる不都合を解消させる。【解決手段】 液晶を介して対向配置される各基板のうち一方の基板の液晶側の面の各画素領域に薄膜トランジスタを備え、この薄膜トランジスタは、ゲート信号線に接続されるゲート電極と、このゲート電極と絶縁膜を介して積層される半導体層と、この半導体層上にドレイン信号線に接続されるドレイン電極と、画素電極に接続されるソース電極から構成されているとともに、前記半導体層は、少なくとも該ソース電極が引き出される辺にて該ソース電極の幅よりも大きな幅区間で周期的な凹凸形状となっている。
請求項(抜粋):
液晶を介して対向配置される各基板のうち一方の基板の液晶側の面の各画素領域に薄膜トランジスタを備え、この薄膜トランジスタは、ゲート信号線に接続されるゲート電極と、このゲート電極と絶縁膜を介して積層される半導体層と、この半導体層上にドレイン信号線に接続されるドレイン電極と、画素電極に接続されるソース電極から構成されているとともに、前記半導体層は、少なくとも該ソース電極が引き出される辺にて該ソース電極の幅よりも大きな幅区間で周期的な凹凸形状となっていることを特徴とする液晶表示装置。
IPC (6件):
G02F 1/1368 ,  G02F 1/1343 ,  G09F 9/30 330 ,  G09F 9/30 338 ,  G09F 9/35 ,  H01L 29/786
FI (9件):
G02F 1/1368 ,  G02F 1/1343 ,  G09F 9/30 330 Z ,  G09F 9/30 338 ,  G09F 9/35 ,  H01L 29/78 618 C ,  H01L 29/78 616 T ,  H01L 29/78 619 A ,  H01L 29/78 617 K
Fターム (44件):
2H092GA57 ,  2H092HA03 ,  2H092JA24 ,  2H092JA29 ,  2H092JA34 ,  2H092JA37 ,  2H092JA41 ,  2H092JA46 ,  2H092JB54 ,  2H092JB56 ,  2H092JB66 ,  2H092KA05 ,  2H092KA12 ,  2H092KA18 ,  2H092KA22 ,  2H092KB25 ,  2H092NA24 ,  2H092NA27 ,  5C094AA03 ,  5C094AA55 ,  5C094BA03 ,  5C094BA43 ,  5C094CA19 ,  5C094EA04 ,  5C094EA07 ,  5C094EB02 ,  5F110AA26 ,  5F110BB02 ,  5F110CC07 ,  5F110EE24 ,  5F110EE37 ,  5F110FF03 ,  5F110GG02 ,  5F110GG15 ,  5F110GG23 ,  5F110HK24 ,  5F110HL07 ,  5F110HM04 ,  5F110HM12 ,  5F110NN03 ,  5F110NN24 ,  5F110NN27 ,  5F110NN73 ,  5F110QQ19

前のページに戻る