特許
J-GLOBAL ID:200903053819858987

2入力2出力クロックドCMOSインバータおよびDフリップフロップ

発明者:
出願人/特許権者:
代理人 (1件): 谷 義一
公報種別:公開公報
出願番号(国際出願番号):特願平11-238780
公開番号(公開出願番号):特開2001-068974
出願日: 1999年08月25日
公開日(公表日): 2001年03月16日
要約:
【要約】【課題】 集積回路において占める面積をより小さくすることができるDフリップフロップを提供する。【解決手段】 Dフリップフロップは、2つのクロックドCMOSインバータと1つのMOSインバータとによりなるクロックドCMOSスタティックラッチ回路を2つ直列に接続したDフリップフロップにおいて、互いに逆相関係にある2相クロックパルスに同期して同時にON/OFFするクロックドCMOSインバータどうしを、それぞれ、2入力2出力クロックドCMOSインバータと置換してなるものである。この2入力2出力クロックドCMOSインバータは、互いに逆相関係にあるクロックパルスにより同時にON/OFFするP-MOS,N-MOSトランジスタ23,24を、それぞれ、CMOSインバータ21,22を並列接続してなる回路と2つのバイアス源との間に、接続してなるインバータである。
請求項(抜粋):
互いに逆相関係にある2相クロックパルスにより同時にON/OFFする1つのP-MOSトランジスタおよび1つのN-MOSトランジスタを、それぞれ、1つのP-MOSトランジスタと1つのN-MOSトランジスタとによりなるCMOSインバータを2つ並列接続してなる回路と2つのバイアス源との間に、接続してなることを特徴とする2入力2出力クロックドCMOSインバータ。
IPC (2件):
H03K 3/037 ,  H03K 19/096
FI (2件):
H03K 3/037 Z ,  H03K 19/096 B

前のページに戻る