特許
J-GLOBAL ID:200903053955812931
映像制御装置およびこの映像制御装置を備える平面ディスプレイ装置
発明者:
出願人/特許権者:
,
代理人 (1件):
鈴江 武彦 (外6名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-000347
公開番号(公開出願番号):特開平11-194750
出願日: 1998年01月05日
公開日(公表日): 1999年07月21日
要約:
【要約】【課題】低消費電力化の要求を満足できるようにする。【解決手段】映像制御装置は一列に並ぶ複数の表示画素で各々構成される複数の水平画素ラインを持つ液晶パネル100 の駆動するもので、これら画素を2グループに区分する配列のドライバグループ711,721 と、これら画素に割り当てられる画素テ ゙ータに対応して表示画素をドライバグループ711,721 に駆動させる回路基板400 とを備える。回路基板400 はドライバグループ711,721 の内部まで伸びる配線LDL(R),LDR(R) のいずれかを介して各グループの表示画素用の画素テ ゙ータを対応ドライバグループに分配する制御部G/A を含み、制御部G/A はドライバグループ711,721 から等距離にある中央位置から所定距離だけドライバグループ711,721の配列に平行な方向に離れて配置され、所定距離は画素テ ゙ータが20MHz以上の高い周波数である場合にドライバグループ711,721 の合計配線長の0%より長く15%より短い値に設定される。
請求項(抜粋):
一列に並ぶ複数の表示画素で各々構成される複数の水平画素ラインを備える平面ディスプレイの映像制御装置であって、前記複数の表示画素を第1および第2グループに区分するよう配列されこれら第1および第2グループの表示画素をそれぞれ駆動する第1および第2駆動部と、各水平画素ラインの走査期間において前記複数の表示画素にそれぞれ割り当てられる画素データを出力し、これら画素データに対応して前記複数の表示画素を駆動するよう前記第1および第2駆動部を制御する制御部とを備え、前記制御部は互いに電気的に分離された状態に設定される第1および第2データ配線部と、これら第1および第2データ配線部により前記第1および第2駆動部にそれぞれ接続され、各グループの表示画素に割り当てられる画素データをこれら第1および第2データ配線部の対応する1つだけを介して対応駆動部に分配する配給手段とを含み、前記第1および第2データ配線部は前記配給手段からぞれぞれ前記第1および第2駆動部の内部まで伸びるように構成され、前記配給手段は前記第1および第2駆動部から等距離にある中央位置から所定距離だけ前記第1および第2駆動部の配列に平行な方向に離れて配置され、前記所定距離は画素データが20MHz以上の高い周波数である場合に前記第1および第2駆動部の合計線路長の0%より長く15%より短い値に設定されることを特徴とする映像制御装置。
IPC (8件):
G09G 3/36
, G02F 1/133 505
, G09F 9/00 346
, G09G 3/20 611
, G09G 3/20 621
, G09G 3/20 623
, G09G 3/20 680
, H04N 5/66 102
FI (8件):
G09G 3/36
, G02F 1/133 505
, G09F 9/00 346 D
, G09G 3/20 611 A
, G09G 3/20 621 M
, G09G 3/20 623 V
, G09G 3/20 680 G
, H04N 5/66 102 Z
前のページに戻る