特許
J-GLOBAL ID:200903054090892663

電源回路

発明者:
出願人/特許権者:
代理人 (1件): 作田 康夫
公報種別:公開公報
出願番号(国際出願番号):特願平11-207215
公開番号(公開出願番号):特開2001-037079
出願日: 1999年07月22日
公開日(公表日): 2001年02月09日
要約:
【要約】【課題】待機時の消費電力が多い。特に100V系から200V系まで広いカバー範囲を持つ電源においては、200V系での効率低下による消費電力増加があった。【解決手段】待機用電源回路をもつ電源において、待機電源部にスイッチを設け、そのスイッチを断続する事で平均的な動作電圧を下げ、損失を低減し消費電力を減らす。
請求項(抜粋):
待機電源を備えた電源において、主電源スイッチと、主電源スイッチと待機電源との間に第2のスイッチと、第2のスイッチと並列で、入力電圧を整流した電圧によって制御される第3のスイッチを備えた事を特徴とする電源回路。
IPC (3件):
H02J 1/00 307 ,  H02J 3/00 ,  H02M 7/08
FI (3件):
H02J 1/00 307 F ,  H02J 3/00 D ,  H02M 7/08
Fターム (16件):
5G065AA01 ,  5G065DA06 ,  5G065EA06 ,  5G065FA01 ,  5G065KA05 ,  5G065LA01 ,  5G065MA01 ,  5G065MA10 ,  5G066LA10 ,  5H006BB06 ,  5H006CA01 ,  5H006CB08 ,  5H006CC01 ,  5H006CC04 ,  5H006DA03 ,  5H006DC05

前のページに戻る