特許
J-GLOBAL ID:200903054765662646

駆動回路

発明者:
出願人/特許権者:
代理人 (1件): 青山 葆 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-341812
公開番号(公開出願番号):特開2003-153560
出願日: 2001年11月07日
公開日(公表日): 2003年05月23日
要約:
【要約】【課題】 容量性負荷に電圧を印加して駆動する際の突入電流が小さくなる駆動装置を提供する。【解決手段】 容量性負荷22と、容量性負荷22に電源電圧Eを印加する第1の駆動回路Q1,Q4と、容量性負荷22に電源電圧Eを、第1の駆動回路Q1,Q4と逆方向に印加する第2の駆動回路Q2,Q3と、第1及び第2の駆動回路Q1,Q4;Q2,Q3を交互に動作させる制御回路32とを備える。容量性負荷22の両端に誘導性素子G1,G2が接続される放電回路Q5,G1,G2,Q6を備える。制御回路32は、第1及び第2の駆動回路Q1,Q4;Q2,Q3を間隔を設けて動作させ、間隔中において放電回路Q5,G1,G2,Q6を動作させる。
請求項(抜粋):
容量性負荷と、前記容量性負荷に電源電圧を印加する第1の駆動回路と、前記容量性負荷に前記電源電圧を、前記第1の駆動回路と逆方向に印加する第2の駆動回路と、前記第1及び第2の駆動回路を交互に動作させる制御回路とを備えた駆動装置において、前記容量性負荷の両端に誘導性素子が接続される放電回路を備え、前記制御回路は、前記第1及び第2の駆動回路を間隔を設けて動作させ、該間隔中において前記放電回路を動作させることを特徴とする駆動装置。
IPC (2件):
H02N 2/00 ,  H01L 41/09
FI (2件):
H02N 2/00 C ,  H01L 41/08 K
Fターム (16件):
5H680AA12 ,  5H680BB13 ,  5H680BC10 ,  5H680DD01 ,  5H680DD23 ,  5H680DD27 ,  5H680DD37 ,  5H680DD67 ,  5H680DD73 ,  5H680DD83 ,  5H680DD95 ,  5H680FF03 ,  5H680FF21 ,  5H680FF26 ,  5H680FF38 ,  5H680GG19

前のページに戻る