特許
J-GLOBAL ID:200903055140103165

描画処理システム、及び描画演算を行う半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 宮田 金雄 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-005417
公開番号(公開出願番号):特開2001-195230
出願日: 2000年01月14日
公開日(公表日): 2001年07月19日
要約:
【要約】【課題】 描画処理システムで用いるフレームメモリの記憶容量を削減する。【解決手段】 描画処理システムは、1つの画面を構成する複数の画素にそれぞれ対応した複数の画素データを生成するための演算を行う描画演算回路2、この生成された複数の画素データを受け取って記憶する第1のメモリ3、および、第1のメモリから複数の画素データを受け取って記憶し、その記憶したデータを出力して表示装置に画像を表示する第2のメモリ5を備える。各画素データは、画素の赤色、緑色および青色をそれぞれ示す3つの色情報と画素の透明度を示すアルファ値情報とを含む。第1のメモリから第2のメモリにデータが転送される際、各画素データのうちアルファ値情報を除かれることにより、第2のメモリに記憶されるデータ量が減る。
請求項(抜粋):
1つの画面を構成する複数の画素にそれぞれ対応した複数の画素データを生成するための演算を行う描画演算回路、前記描画演算回路から出力される前記複数の画素データを受け取って記憶する第1のメモリ、および、前記第1のメモリから前記複数の画素データのうち各画素データの一部の情報を除いたデータを受け取って記憶し、その記憶したデータを出力して表示装置に画像を表示する第2のメモリを備え、前記複数の画素データの各々は、画素の赤色、緑色および青色をそれぞれ示す3つの色情報と画素の透明度を示すアルファ値情報とを含み、前記除かれる一部の情報は前記アルファ値情報である、描画処理システム。
IPC (9件):
G06F 3/153 336 ,  G06T 1/60 ,  G06T 1/00 ,  G06T 11/00 ,  G09G 5/02 ,  H01L 27/04 ,  H01L 21/822 ,  G09G 5/00 550 ,  G09G 5/36
FI (10件):
G06F 3/153 336 A ,  G09G 5/02 L ,  G09G 5/00 550 H ,  G06F 15/64 450 C ,  G06F 15/64 450 D ,  G06F 15/66 J ,  G06F 15/66 450 ,  G06F 15/72 310 ,  H01L 27/04 U ,  G09G 5/36 530 W
Fターム (45件):
5B047AB04 ,  5B047EA02 ,  5B047EA06 ,  5B047EA07 ,  5B047EB17 ,  5B057CA01 ,  5B057CA13 ,  5B057CA16 ,  5B057CB01 ,  5B057CB13 ,  5B057CB16 ,  5B057CE08 ,  5B057CE16 ,  5B057CH11 ,  5B069BC02 ,  5B069HA13 ,  5B069LA07 ,  5B069LA12 ,  5B069LA18 ,  5B080CA01 ,  5B080CA05 ,  5B080CA08 ,  5B080FA02 ,  5B080FA03 ,  5B080FA17 ,  5B080GA02 ,  5C082AA36 ,  5C082BA12 ,  5C082BA34 ,  5C082BA46 ,  5C082BB25 ,  5C082BB29 ,  5C082CA21 ,  5C082CB01 ,  5C082DA22 ,  5C082DA53 ,  5C082EA18 ,  5C082MM04 ,  5C082MM10 ,  5F038DF01 ,  5F038DF03 ,  5F038DF04 ,  5F038DF05 ,  5F038DF14 ,  5F038EZ20

前のページに戻る