特許
J-GLOBAL ID:200903055341123237
DMAコントローラ
発明者:
出願人/特許権者:
代理人 (1件):
大塚 康徳 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-319419
公開番号(公開出願番号):特開2000-148657
出願日: 1998年11月10日
公開日(公表日): 2000年05月30日
要約:
【要約】【課題】 互いにDMA転送の形態が異なる少なくとも2つのDMA制御回路を備え、これら少なくとも2つのDMA制御回路によりメモリと周辺回路との間でのDMA転送制御を行う。【解決手段】 CPU、メモリ及び周辺回路を備えた回路において、DRAM203と周辺回路との間でのDMA転送を制御するDMAコントローラであって、周辺回路からのDMA要求に応答して、DRAM203と周辺回路との間でバックグラウンドでDMA転送を行うDMAC311と、周辺回路からのDMA要求に応答して、DRAM203と周辺回路との間で通常のDMA転送を行うように制御するDMAC321とを備える。
請求項(抜粋):
CPU、メモリ及び周辺回路を備えた回路において前記メモリと周辺回路との間でのDMA転送を制御するDMAコントローラであって、前記周辺回路からのDMA要求に応答して、前記メモリと周辺回路との間での第1DMA転送を制御する第1DMA制御回路と、前記周辺回路からのDMA要求に応答して、前記メモリと周辺回路との間での前記第1DMA転送とは異なる第2DMA転送を制御する第2DMA制御回路と、を有することを特徴とするDMAコントローラ。
Fターム (9件):
5B061BA01
, 5B061BA03
, 5B061BB01
, 5B061BB16
, 5B061DD01
, 5B061DD11
, 5B061FF01
, 5B061PP01
, 5B061PP05
前のページに戻る