特許
J-GLOBAL ID:200903055399869808
電気光学装置、階調表示方法および電子機器
発明者:
,
出願人/特許権者:
代理人 (1件):
上柳 雅誉 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-369906
公開番号(公開出願番号):特開2002-169503
出願日: 2000年12月05日
公開日(公表日): 2002年06月14日
要約:
【要約】【課題】 表示ムラの発生を抑えた高品位な表示を、低い消費電力で行う。【解決手段】 1フィールドは、階調データのビットに応じたサブフィールドに分割されるとともに、各サブフィールドの期間が、それぞれビットの重みに対応して設定されている。ここで、画素120は、階調データのビットDT1〜DT6をそれぞれ記憶するメモリと、これらのメモリのうち、サブフィールドに対応するビットを記憶するメモリを選択するセレクタ1220と、選択されたメモリに記憶されているビットを読み出してラッチするとともに、選択されたメモリに再度書き込むインバータ1241、1243、TFT1230の閉ループと、選択されたメモリから読み出したビットにしたがって、画素電極118に、オン表示信号Vbkまたはオフ表示信号Vwtに対応する電圧を選択する相補型スイッチ1251、1253とを備える。
請求項(抜粋):
階調を指示する階調データの各ビットをそれぞれ記憶するメモリを備えるとともに、行方向および列方向にわたってマトリクス状に配設された画素を、階調表示させる階調表示方法であって、1フィールドを、前記階調データのビットに応じたサブフィールドに分割するとともに、各サブフィールドの期間を、それぞれ前記ビットの重みに対応して設定し、一のサブフィールドにあって、一の画素に対して、当該画素に対応する階調データのうち、当該サブフィールドに対応するビットを、前記メモリから読み出してラッチするとともに、当該ビットにしたがって、オン表示またはオフ表示させ、ラッチしたビットを、読み出したメモリに再度書き込むことを特徴とする階調表示方法。
IPC (6件):
G09G 3/20 641
, G09G 3/20 623
, G09G 3/20 624
, G02F 1/133 550
, G09G 3/36
, H04N 5/66 102
FI (6件):
G09G 3/20 641 E
, G09G 3/20 623 G
, G09G 3/20 624 B
, G02F 1/133 550
, G09G 3/36
, H04N 5/66 102 B
Fターム (41件):
2H093NA16
, 2H093NA31
, 2H093NA43
, 2H093NA51
, 2H093NA80
, 2H093NC13
, 2H093NC23
, 2H093NC28
, 2H093NC34
, 2H093ND39
, 2H093ND52
, 2H093NG02
, 5C006AA14
, 5C006AA21
, 5C006BB16
, 5C006BC06
, 5C006BC12
, 5C006BF04
, 5C006BF33
, 5C006BF37
, 5C006FA22
, 5C006FA37
, 5C006FA47
, 5C058AA06
, 5C058BA03
, 5C058BA06
, 5C058BA07
, 5C058BB09
, 5C058BB11
, 5C080AA10
, 5C080BB05
, 5C080CC03
, 5C080DD05
, 5C080DD26
, 5C080EE29
, 5C080EE30
, 5C080GG12
, 5C080JJ02
, 5C080JJ03
, 5C080JJ04
, 5C080JJ06
前のページに戻る