特許
J-GLOBAL ID:200903056171503753

変調信号波形整形回路および通信装置

発明者:
出願人/特許権者:
代理人 (1件): 大日方 富雄
公報種別:公開公報
出願番号(国際出願番号):特願平7-243394
公開番号(公開出願番号):特開平9-093297
出願日: 1995年09月21日
公開日(公表日): 1997年04月04日
要約:
【要約】【課題】 ディジタルフィルタの応答波形をROMに記憶しておき、それを逐次読み出して波形整形を行う処理において、精度良く所定のフィルタの特性を再現しようとするとROMの容量がかなり大きくなり、LSI化が困難であった。【解決手段】 波形整形されるべき変調された入力値を取り込むシフトレジスタとその出力に基づいて形成されるアドレス信号によってアクセスされるROMとから構成され、ROMから読み出されたディジタルフィルタの応答波形に対応されるデ-タによって波形整形を行うものにおいて、このフィルタの応答波形の有する左右対称成分、つまり、フィルタのインパルス応答波形の左右対称性を利用して、シフトレジスタのシフト段の出力を前段部分と後段部分を選択的に取り出してROMのアドレス信号に変換し、アクセスするようにした回路12,13,14並びにその選択的なアドレスに対応する波形デ-タを格納したROM15及びROMの出力を合成して所望の波形整形された変調波形を得るための加算回路16を設けるようにした。
請求項(抜粋):
ディジタルフィルタの応答波形に対応される複数の波形デ-タを格納したROMを備え、ディジタル入力に対する波形整形処理を、その入力に基づいて上記ROMのデ-タを逐次読み出しながら行う変調信号波形整形回路において、クロック信号に同期して上記ディジタル入力信号を順次取り込んでシフするシフトレジスタと、上記シフトレジスタの保持デ-タを前段部分と後段部分に分けてそれらを選択的に取り出してデコ-ドし、上記ROMのアドレス信号とするデコーダ回路と、このアドレス信号にて上記ROMから読み出されたデ-タを入力とし、所望の波形整形された変調波形デ-タを得るため選択的に上記ROMから読み出された波形デ-タ同士を合成する加算回路とを含んでなることを特徴とする変調信号波形整形回路。
IPC (3件):
H04L 27/20 ,  H03H 17/02 601 ,  H03H 17/02 655
FI (3件):
H04L 27/20 A ,  H03H 17/02 601 C ,  H03H 17/02 655 A
引用特許:
審査官引用 (2件)

前のページに戻る