特許
J-GLOBAL ID:200903056545648670
マイクロコンピュータ
発明者:
,
出願人/特許権者:
代理人 (1件):
田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-275967
公開番号(公開出願番号):特開2000-105735
出願日: 1998年09月29日
公開日(公表日): 2000年04月11日
要約:
【要約】【課題】 ピン数が大きくなり、コストおよびパッケージのサイズを低減することが困難であるなどの課題があった。【解決手段】 プログラムに応じてCPU1により、レジスタ21に値1または値0が供給される。レジスタ21はその値を保持し、セレクタ20に供給する。セレクタ20は、その値が1である場合には、パッド16を選択し、パッド16を割込制御部3に電気的に接続し、その値が0である場合には、パッド10を選択し、パッド10を割込制御部3に電気的に接続する。このように、割込制御部3がパッド10,16のいずれにも電気的に接続可能なようになされている。
請求項(抜粋):
外部素子に接続される複数の接続部と、前記接続部に電気的に接続され、所定の処理をそれぞれ実行する複数の処理手段と、所定の信号が前記接続部から入力ゲートを通して供給されると、割込信号を生成する割込手段と、前記複数の接続部のうちのいずれかを選択し、選択した接続部に供給された信号を前記割込手段に供給する選択手段とを備えたマイクロコンピュータ。
Fターム (4件):
5B061BA02
, 5B061CC09
, 5B061RR02
, 5B061SS01
前のページに戻る