特許
J-GLOBAL ID:200903056774433423

メモリカード

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願平5-222504
公開番号(公開出願番号):特開平7-078231
出願日: 1993年09月07日
公開日(公表日): 1995年03月20日
要約:
【要約】【目的】 EEPROMに電源障害対策を施した中でそのメモリ領域を有効に活用する。【構成】このメモリカードは、外部のホストにカードI/O2、データバス3およびコントロールバス4などを介して接続されたメモリコントロールゲートアレイ5と、このメモリコントロールゲートアレイ5に接続されたマイコン6と、このマイコン6に接続されたOSC7と、マイコン6に接続されたデータバス8およびクロックバス9などを介して1ページ分の記憶領域としての退避エリア34を有するEEPROM10と、メモリコントロールゲートアレイ5にデータバス11およびアドレスバス12などを介して接続され複数のブロック31、32、33...などからなるメモリ領域30を有するNAND型EEPROM13とを具備している。
請求項(抜粋):
外部のホストにI/Oポートを介して挿抜自在に挿着されるメモリカードにおいて、前記ホストから所定量毎にデータを書込み可能な複数のブロックからなるメモリ領域を有するEEPROMと、このEEPROMの各ブロックのデータを前記所定量分書込み可能なデータ退避領域と、前記EEPROMの各ブロックに対してデータを書込む際、各ブロックに既にデータが書込まれている場合、そのブロックのデータを前記データ退避領域に移動させると共に、そのデータのページアドレスを記憶する手段と、前記ホストから前記I/Oポートへデータを転送中に電源障害の有無を検出する電源検出手段と、通常の電源状態で前記EEPROMよりデータを読み出す際、前記電源検出手段によって過去に電源障害が検出されていた場合、前記データ退避領域のデータと読み出すべきデータとのページアドレスを比較する比較手段と、この比較手段による比較結果、前記ページアドレスが一致した場合、前記EEPROMの対応するブロックに前記データ退避領域のデータを戻す手段とを具備することを特徴とするメモリカード。
IPC (6件):
G06K 19/073 ,  G06F 12/16 340 ,  G06K 19/07 ,  H01L 21/8247 ,  H01L 29/788 ,  H01L 29/792
FI (3件):
G06K 19/00 P ,  G06K 19/00 M ,  H01L 29/78 371

前のページに戻る