特許
J-GLOBAL ID:200903056791912670

B2バイト演算回路

発明者:
出願人/特許権者:
代理人 (1件): 前田 実
公報種別:公開公報
出願番号(国際出願番号):特願平8-302572
公開番号(公開出願番号):特開平10-145319
出願日: 1996年11月14日
公開日(公表日): 1998年05月29日
要約:
【要約】【課題】 回路規模を削減することができ、消費電力を低減することができるB2バイト演算回路を提供する。【解決手段】 B2バイト演算回路は、主信号DATA1ビットに対して12個のBIP演算回路200と、BIP演算回路200の演算結果G[1]〜G[12]を選択するセレクタ(SEL)201とを備え、B2バイト演算回路200の外部のデコーダ側にB2バイト演算回路200を初期化する初期化回路210を共通化して設置するとともに、演算部分以外を0にマスクされた主信号を初期化に利用するように構成する。
請求項(抜粋):
主信号を並列に展開してB2バイト演算を行うB2バイト演算回路において、主信号を並列に展開してB2バイト演算を行う複数のB2バイト演算手段と、前記B2バイト演算手段の外部に設置され、該B2バイト演算手段の演算を初期化する初期化手段とを備えたことを特徴とするB2バイト演算回路。
IPC (3件):
H04J 3/00 ,  H04J 3/14 ,  H04L 1/00
FI (3件):
H04J 3/00 V ,  H04J 3/14 Z ,  H04L 1/00 A

前のページに戻る