特許
J-GLOBAL ID:200903057188546568

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 長谷川 芳樹 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-140878
公開番号(公開出願番号):特開平6-349946
出願日: 1993年06月11日
公開日(公表日): 1994年12月22日
要約:
【要約】【目的】 プログラマブルに各クロックバッファの出力負荷の状態を調節することによりクロックスキューを低減させる。【構成】 クロック信号を共有する複数のF/F5a〜5fを備えた半導体集積回路に多段に構成されたクロックバッファ2a、3a、3bに、負荷8a〜8fを接続する1又は2以上のスイッチング回路7a〜7fと、これら各スイッチング回路7a〜7fに対してオン/オフ状態を指示することで各クロックバッファ2a、3a、3bの出力負荷を調節する負荷容量調節回路Aを設ける。
請求項(抜粋):
共通の端子から入力されたクロック信号を、多段に構成されたクロックバッファを介して共有する複数の回路ブロックを備えた半導体集積回路において、前記共通の端子から各回路ブロック間に設けられた任意のクロックバッファの出力側に負荷を接続する1又は2以上のスイッチング回路と、前記各スイッチング回路に対してオン/オフ状態を指示することで前記各クロックバッファの出力負荷を調節する負荷容量調節回路とを備えたことを特徴とする半導体集積回路。
IPC (2件):
H01L 21/82 ,  H01L 27/04

前のページに戻る