特許
J-GLOBAL ID:200903057306873285

マイクロコンピュータ

発明者:
出願人/特許権者:
代理人 (1件): 小森 久夫
公報種別:公開公報
出願番号(国際出願番号):特願平4-032116
公開番号(公開出願番号):特開平5-233844
出願日: 1992年02月19日
公開日(公表日): 1993年09月10日
要約:
【要約】【目的】チップ完成後においても、または電子機器内への組み込み後においても、チップ内のユーザロジック回路を変更可能とした1チップマイクロコンピュータを提供する。【構成】1チップマイクロコンピュータ17内にFPGA(プログラマブル論理回路)6とFPGA6に対する回路データを記憶するPROM7を設ける。【作用】外部からPROM7に対し回路データを書き込み、またはCPU1が外部から回路データを読み取ってPROM7に回路データを書き込み、さらにPROM7内のデータをFPGA6に書き込むことによって、FPGA6に任意のユーザロジック回路を構成する。
請求項(抜粋):
CPUと、そのCPUの実行すべきプログラムおよびデータを記憶するメモリと、外部に接続される周辺回路に対する周辺インタフェース並びに回路データの書き込みによって論理回路を構成するプログラマブル論理回路をそれぞれバスを介して接続し、単一の半導体集積回路上に構成するとともに、前記プログラマブル論理回路に対し回路データの書き込み信号を与えるバスを外部に出力したことを特徴とするマイクロコンピュータ。
IPC (2件):
G06F 15/78 510 ,  G06F 13/12 350

前のページに戻る