特許
J-GLOBAL ID:200903057311786471
プログラム試験装置
発明者:
出願人/特許権者:
代理人 (1件):
宮園 純一
公報種別:公開公報
出願番号(国際出願番号):特願平4-227906
公開番号(公開出願番号):特開平6-059938
出願日: 1992年08月04日
公開日(公表日): 1994年03月04日
要約:
【要約】【目的】 被テストプログラムの外部入出力アドレスに対応し、かつ被テストプログラムの外部入出力アドレスに対応した試験条件を絵情報により容易に選択でき、実時間に対するプログラム試験を可能にする。【構成】 読込み手段42は、被テストプログラム11から入出力アドレス情報を判別して読込む。編集手段43は、被テストプログラム11に対する試験条件を絵情報により選択し、上記判別した入出力エドレス情報の示す入出力アドレスに割り付ける編集を行なう。実行手段44は、編集結果により生成されたシミュレーションプログラムを実行する。入出力回路33は、シミュレーションプログラムの実行によりテスト装置21に対して実時間の信号の入出力を行なう。
請求項(抜粋):
被テスト装置である制御システムにおける制御動作に用いられるプログラムを試験するプログラム試験装置において、上記被テストプログラムの設計時に該プログラムに予め定義され記述された入出力アドレス情報を判別して読み込む読込み手段と、上記被テストプログラムに対する試験条件を信号パターンなどで示す絵情報から選択し、上記判別して読み込んだ結果の入出力アドレス情報の示す入出力アドレスに割り付ける編集を行なう編集手段と、上記編集結果により生成されたシミュレーションプログラムを実行する実行手段と、上記シミュレーションプログラムの実行により上記被テスト装置に対して実時間の信号の入出力を行なう入出力手段とを設けたことを特徴とするプログラム試験装置。
前のページに戻る