特許
J-GLOBAL ID:200903057317048170
デジタル表示信号処理回路
発明者:
,
出願人/特許権者:
代理人 (1件):
安富 耕二 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-277998
公開番号(公開出願番号):特開2000-112424
出願日: 1998年09月30日
公開日(公表日): 2000年04月21日
要約:
【要約】【課題】 PLL回路からの信号源クロックを用いるため消費電流が増大し、またPLL回路の調整工程が必要となるためコストがかかり、更に入力されるデジタル表示信号を正しくサンプリングすることができないという欠点を解消したデジタル表示信号回路を提供する。【解決手段】 デジタル表示信号源から入力された信号源クロックMCLK及びデジタル表示信号を信号処理して水平側並びに垂直側駆動回路及び表示画素を備えた表示装置に供給するデジタル表示信号処理回路であって、前記表示装置の水平及び垂直側有効信号線数に基づいて、前記信号源クロックを15分周した水平転送クロックCKH、及び該水平転送クロックCKHの半周期間中に3パルスを間引いたサンプルホールドパルスB-SH、R-SH、G-SHを作成し、該サンプルホールドパルスによって前記デジタル表示信号をサンプリングすることにより前記デジタル表示信号を間引いた後、該間引いたデジタル表示信号をD/A変換して前記表示装置に供給する。
請求項(抜粋):
デジタル表示信号源から入力された信号源クロック及びデジタル表示信号を信号処理して水平側並びに垂直側駆動回路及び表示画素を備えた表示装置に供給するデジタル表示信号処理回路であって、前記表示装置の水平及び垂直側有効信号線数に基づいて、前記信号源クロックを所定の整数値で分周した水平転送クロック、及び該水平転送クロックの2周期間中に所定数を間引いたサンプルホールドパルスを作成し、該サンプルホールドパルスによって前記デジタル表示信号をサンプリングすることにより間引いた前記デジタル表示信号を前記表示装置に供給することを特徴とするデジタル表示信号処理回路。
IPC (3件):
G09G 3/20 623
, G02F 1/133 505
, G09G 3/36
FI (3件):
G09G 3/20 623 M
, G02F 1/133 505
, G09G 3/36
Fターム (36件):
2H093NA34
, 2H093NC16
, 2H093NC21
, 2H093NC23
, 2H093NC24
, 2H093NC27
, 2H093NC34
, 2H093ND34
, 2H093ND39
, 2H093ND49
, 5C006AA02
, 5C006AA22
, 5C006AB01
, 5C006AC02
, 5C006AC24
, 5C006AF45
, 5C006AF47
, 5C006BB16
, 5C006BC12
, 5C006BC16
, 5C006BF22
, 5C006FA20
, 5C006FA47
, 5C080AA10
, 5C080BB05
, 5C080CC03
, 5C080DD26
, 5C080DD28
, 5C080EE21
, 5C080EE29
, 5C080FF11
, 5C080GG07
, 5C080GG09
, 5C080JJ01
, 5C080JJ02
, 5C080JJ04
前のページに戻る