特許
J-GLOBAL ID:200903057435283800

クロック発生IC、およびシステムボード

発明者:
出願人/特許権者:
代理人 (1件): 筒井 大和
公報種別:公開公報
出願番号(国際出願番号):特願2002-345294
公開番号(公開出願番号):特開2004-180078
出願日: 2002年11月28日
公開日(公表日): 2004年06月24日
要約:
【課題】ユーザによるパラメータ算出の必要がなく、簡単に希望の周波数のクロックを生成することができ、また設定によって得られたクロックの実際の周波数値を外部に表示してユーザが確認することができるPC用クロック発生IC、およびそれを搭載したシステムボードを提供する。【解決手段】PCマザーボードであって、クロックジェネレータ7は、通信用IF16に含まれるレジスタ21と各分周回路17,19,12〜15との間に周波数変換テーブル22を備え、この周波数変換テーブル22は、クロックの周波数などに対応するデータを入力すると、このデータに基づいて、対応する周波数のクロックを生成するために必要なパラメータM,N,Kの値を出力する機能を有することで、ユーザは希望の周波数を設定するだけで、希望の周波数のクロックを生成することができる。【選択図】 図1
請求項(抜粋):
基準クロックの周波数を分周回路により可変して出力可能な第1PLL回路を有するパーソナルコンピュータ用のクロック発生ICであって、 希望クロックの周波数と前記基準クロックとに基づいて、前記第1PLL回路内の前記分周回路の分周比を出力する第1テーブルを有することを特徴とするクロック発生IC。
IPC (2件):
H03L7/183 ,  G06F1/04
FI (2件):
H03L7/18 B ,  G06F1/04 Z
Fターム (7件):
5J106PP03 ,  5J106RR01 ,  5J106RR07 ,  5J106RR12 ,  5J106RR14 ,  5J106RR18 ,  5J106RR22

前のページに戻る