特許
J-GLOBAL ID:200903057445917602

符号-絶対値形D/Aコンバータ及びその動作方法

発明者:
出願人/特許権者:
代理人 (1件): 湯浅 恭三 (外5名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-162576
公開番号(公開出願番号):特開平6-104761
出願日: 1993年06月30日
公開日(公表日): 1994年04月15日
要約:
【要約】【目的】 コンパクトに構成でき、高精度で内部D/Aコンバータ・セクションのゲイン・バランスを取れる、符号-絶対値形D/Aコンバータを提供する。【構成】 符号-絶対値形D/Aコンバータは第1及び第2の内部D/Aコンバータ回路DACA、DACBを備え、それら回路は各々が複数のビット・スイッチ回路11、12を有する。入力ワードの各ビットに対応した、バイナリ重み付けを施したビット電流値決定抵抗30を備える。各ビットごとに、第1及び第2の内部D/Aコンバータ回路の、そのビットに対応した夫々のビット・スイッチ回路の電流源トランジスタ17、21のエミッタを、第1及び第2のゲイン・バランス抵抗27、28を介して、そのビットに対応したビット電流値決定抵抗に接続し、そのビット電流値決定抵抗を、第1及び第2の内部D/Aコンバータの間で共用する。ビット電流値決定抵抗の必要個数を半減でき、ゲイン・バランスが容易になる。
請求項(抜粋):
符号ビットとディジタル・データ・ワードとを含んでいる入力ワードを受け取る、符号-絶対値形D/Aコンバータにおいて、a) 前記入力ワードに応じた動作をする第1個数の複数のビット・スイッチ回路を含んでおり、それらビット・スイッチ回路の各々が夫々に対応した電流源トランジスタに結合している、第1内部D/Aコンバータ回路と、前記入力ワードに応じた動作をする前記第1個数の複数のビット・スイッチ回路を含んでおり、それら複数のビット・スイッチ回路の各々が夫々に対応した電流源トランジスタに結合している、第2内部D/Aコンバータ回路と、b) 前記ディジタル・データ・ワードの複数のビットに対応した第1個数の複数のバイナリ重み付けを施したビット電流値決定抵抗回路であって、それら複数のビット電流値決定抵抗回路の各々が、基準電圧導体と、該当するビットに対応した前記第1内部D/Aコンバータ回路及び前記第2内部D/Aコンバータ回路の、夫々の前記電流源トランジスタの夫々のエミッタとの間に結合している、前記複数のビット電流値決定抵抗回路と、を備えたことを特徴とする符号-絶対値形D/Aコンバータ。
IPC (2件):
H03M 1/66 ,  H03M 1/74

前のページに戻る