特許
J-GLOBAL ID:200903057595448473

容量結合を利用したAD変換回路及びDA変換回路

発明者:
出願人/特許権者:
代理人 (2件): 土井 健二 ,  林 恒徳
公報種別:公開公報
出願番号(国際出願番号):特願2004-196203
公開番号(公開出願番号):特開2004-274799
出願日: 2004年07月02日
公開日(公表日): 2004年09月30日
要約:
【課題】容量結合回路を利用して少ない素子数で論理回路,AD変換回路等を提供する。【解決手段】アナログ入力が与えられる入力端子と、2値の出力が与えられるN(Nは複数)ビットの出力端子とを有するアナログ・デジタル変換回路において、一方の電極が入力端子に接続される入力容量と、入力容量の他方の電極が入力される第一のインバータと、該第一のインバータに接続される第二のインバータとを有する単位回路が、N個並列に設けられ、その単位回路の第二のインバータの出力がそれぞれの出力端子に与えられ、更に、各単位回路に対応する出力の反転出力が、それぞれ下位ビットに対応する単位回路の前記第一のインバータの入力に帰還容量を介して帰還され、最上位ビットからM(Mは整数)番目の単位回路の反転出力に対応する前記帰還容量の容量値は、帰還される単位回路の入力容量の1/2M 倍であることを特徴とするアナログ・デジタル変換回路。【選択図】 図20
請求項(抜粋):
供給される入力パルス信号をカウントするカウンタ回路において、 前記入力パルス信号により充電または放電される充放電容量を有し、該入力パルス信号により該充放電容量の一方の電極の電位がリセットレベルから上昇または減少されるチャージポンプ回路と、 該チャージポンプ回路の前記一方の電極の電位の上昇または減少により反転しカウント出力を生成する第一のインバータと、 該第一のインバータの反転に要する数より多い入力パルス信号に応じて、該チャージポンプ回路の前記一方の電極の電位の上昇または減少により反転し次段への出力パルスを生成する第二のインバータと、 該第二のインバータの出力の反転信号により前記一方の電極をリセットレベルに戻すリセットトランジスタとを有する単位回路が、複数段にわたり接続されて、前段の単位回路の出力パルスが次段の単位回路の入力パルス信号として与えられることを特徴とするカウンタ回路。
IPC (3件):
H03M1/44 ,  H03K5/08 ,  H03M1/74
FI (3件):
H03M1/44 ,  H03K5/08 P ,  H03M1/74
Fターム (11件):
5J022AA06 ,  5J022AB04 ,  5J022BA06 ,  5J022CA10 ,  5J022CF01 ,  5J039DA10 ,  5J039DA14 ,  5J039DB03 ,  5J039KK10 ,  5J039KK28 ,  5J039MM16
引用特許:
出願人引用 (6件)
全件表示

前のページに戻る