特許
J-GLOBAL ID:200903057642059162

半導体集積回路装置および設計方法

発明者:
出願人/特許権者:
代理人 (1件): 酒井 宏明
公報種別:公開公報
出願番号(国際出願番号):特願2000-393580
公開番号(公開出願番号):特開2002-198488
出願日: 2000年12月25日
公開日(公表日): 2002年07月12日
要約:
【要約】【課題】 回路動作上不必要な充放電電流を削減し、さらに装置全体の消費電力を削減することが可能な半導体集積回路装置を得ること。【解決手段】 経路の違いにより複数の信号の変化タイミングに時間差が生じた場合、データの確定期間については受け取った信号を出力し、データの不確定期間については受け取った信号の信号レベルに関わらず固定信号を出力する制御回路を備え、制御装置は、データが確定する前に前記時間差によって発生する不規則な信号変化を、後続の回路に伝播させない構成とする。
請求項(抜粋):
CMOS構造を有する半導体集積回路において、経路の違いにより複数の信号の変化タイミングに時間差が生じた場合、全信号の変化が完了したデータの確定期間については受け取った信号を出力し、全信号の変化が完了していないデータの不確定期間については受け取った信号の信号レベルに関わらず固定信号を出力する制御回路を備え、前記制御装置は、データが確定する前に前記時間差によって発生する不規則な信号変化を、後続の回路に伝播させないことを特徴とする半導体集積回路装置。
IPC (7件):
H01L 27/04 ,  H01L 21/822 ,  G06F 17/50 658 ,  G06F 17/50 ,  H01L 21/82 ,  H01L 21/8238 ,  H01L 27/092
FI (6件):
G06F 17/50 658 A ,  G06F 17/50 658 U ,  G06F 17/50 658 T ,  H01L 27/04 F ,  H01L 21/82 C ,  H01L 27/08 321 L
Fターム (17件):
5B046AA08 ,  5B046BA03 ,  5B046BA05 ,  5F038CD06 ,  5F038CD09 ,  5F038DF07 ,  5F038DF08 ,  5F038DF17 ,  5F038EZ08 ,  5F038EZ20 ,  5F048AB03 ,  5F048AC03 ,  5F064CC12 ,  5F064EE54 ,  5F064FF36 ,  5F064FF45 ,  5F064HH03

前のページに戻る