特許
J-GLOBAL ID:200903057713852497

レイアウト設計装置

発明者:
出願人/特許権者:
代理人 (1件): 三澤 正義
公報種別:公開公報
出願番号(国際出願番号):特願平8-022223
公開番号(公開出願番号):特開平9-219454
出願日: 1996年02月08日
公開日(公表日): 1997年08月19日
要約:
【要約】【課題】 ゲートアレイのゲート使用率の向上に伴う配線遅延の増大や配線不可能となる事態を回避し得るレイアウト設計装置を提供する。【解決手段】 補助記憶部103が記憶するセルライブラリには、各機能毎にパターン形状の異なる複数のマクロセルの情報を登録しておく。CPU101は、ネット情報に基づいてマクロセルの仮配置処理を行い、この仮配置処理結果に基づいて配線難易度を評価し、配線難易度が高い場合は、セルライブラリを基に配線難易度が低くなるようマクロセルを置き換える再配置処理を行う。
請求項(抜粋):
ネット情報に基づいてゲートアレイの配置・配線設計を行うレイアウト設計装置において、各機能毎にパターン形状の異なる複数のマクロセルの情報が登録されたセルライブラリを記憶する記憶手段と、ネット情報に基づいてマクロセルの仮配置処理を行う仮配置手段と、この仮配置処理結果を入力して配線難易度を評価し、配線難易度が高い場合は、前記セルライブラリを基に配線難易度が低くなるようマクロセルを置き換える再配置処理を行う再配置手段と、を有することを特徴とするレイアウト設計装置。
IPC (4件):
H01L 21/82 ,  G06F 17/50 ,  H01L 27/118 ,  H03K 19/177
FI (4件):
H01L 21/82 C ,  H03K 19/177 ,  G06F 15/60 658 A ,  H01L 21/82 M

前のページに戻る