特許
J-GLOBAL ID:200903057748868876

ホットプラグ対応I/O回路

発明者:
出願人/特許権者:
代理人 (1件): 田澤 博昭 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-190630
公開番号(公開出願番号):特開2001-022483
出願日: 1999年07月05日
公開日(公表日): 2001年01月26日
要約:
【要約】【課題】 電源電圧VDDが印加されていない状態で、電源電圧VDDより高電圧の信号がI/Oピンを介して入力された場合、I/O回路のトランジスタが破壊され使用不能になるという課題があった。【解決手段】 電源電圧VDDが供給されない場合、外部デバイスからの入力信号を基にして制御電圧VDD1を電圧発生回路2が生成し、制御電圧VDD1をI/O回路トランジスタ部3のトランジスタMP1等へ供給する。
請求項(抜粋):
デバイスに電源電圧が供給されていない状態下で、他の外部デバイスと接続される場合に、前記外部デバイスから供給される入力信号を基に、第1の制御電圧を生成する第1の電圧発生回路と、前記第1の電圧発生回路から生成された前記第1の制御電圧を、前記電源電圧の代わりに入力するI/O回路トランジスタ部とを備えたことを特徴とするホットプラグ対応I/O回路。
IPC (5件):
G06F 3/00 ,  G06F 1/30 ,  H03K 19/0175 ,  H03K 19/003 ,  H03K 19/0944
FI (5件):
G06F 3/00 B ,  H03K 19/003 E ,  G06F 1/00 341 A ,  H03K 19/00 101 F ,  H03K 19/094 A
Fターム (21件):
5B011DB02 ,  5B011EA09 ,  5B011EB03 ,  5B011JA11 ,  5B011JA22 ,  5J032AA02 ,  5J032AB02 ,  5J032AC18 ,  5J056AA00 ,  5J056AA04 ,  5J056BB44 ,  5J056CC00 ,  5J056CC03 ,  5J056DD13 ,  5J056DD28 ,  5J056DD55 ,  5J056EE03 ,  5J056EE07 ,  5J056EE11 ,  5J056FF07 ,  5J056FF08

前のページに戻る