特許
J-GLOBAL ID:200903057824148284
サンプリングクロック発生回路
発明者:
,
,
,
出願人/特許権者:
代理人 (1件):
香山 秀幸
公報種別:公開公報
出願番号(国際出願番号):特願平5-095369
公開番号(公開出願番号):特開平6-282349
出願日: 1993年03月29日
公開日(公表日): 1994年10月07日
要約:
【要約】【目的】 この発明は、基準クロックの位相を映像信号の位相に一致させるための調整を自動的に行うことができ、操作者の負担が軽減するとともに正確な位相調整が行えるサンプリングクロック発生回路を提供することを目的とする。【構成】 サンプリングクロック発生回路において、水平同期信号を逓倍する回路1を有し、映像信号をA/D変換するための基準クロックを発生する基準クロック発生回路1、36、映像信号の振幅の極大値または極小値を検出することにより、映像信号をサンプリングすべき位相を示す映像位相信号を出力する映像信号位相検出回路2、映像信号位相検出回路2から出力される映像位相信号に基づいて、基準クロックと映像信号との位相差を検出する位相差検出回路3、ならびに位相差検出回路3によって検出された位相差に基づいて、映像信号と基準クロックとの位相が一致するように、基準クロックの位相を調整する位相調整回路4を備えている。
請求項(抜粋):
水平同期信号を逓倍する回路を有し、映像像信号をA/D変換するための基準クロックを発生する基準クロック発生回路、映像信号の振幅の極大値または極小値を検出することにより、映像信号をサンプリングすべき位相を示す映像位相信号を出力する映像信号位相検出回路、映像信号位相検出回路から出力される映像位相信号に基づいて、基準クロックと映像信号との位相差を検出する位相差検出回路、ならびに位相差検出回路によって検出された位相差に基づいて、映像信号と基準クロックとの位相が一致するように、基準クロックの位相を調整する位相調整回路、を備えているサンプリングクロック発生回路。
IPC (3件):
G06F 1/10
, H04N 5/06
, H04N 5/14
前のページに戻る