特許
J-GLOBAL ID:200903057968822958

ドライバ及び液晶ディスプレイ装置

発明者:
出願人/特許権者:
代理人 (1件): 玉村 静世
公報種別:公開公報
出願番号(国際出願番号):特願2000-164770
公開番号(公開出願番号):特開2001-343948
出願日: 2000年05月30日
公開日(公表日): 2001年12月14日
要約:
【要約】【課題】 階調電圧の加算平均を行う場合の画質劣化を防止する。【解決手段】 第1トランジスタ(Q11)と、上記第1トランジスタに差動結合された第2トランジスタ(Q12)と、上記第2トランジスタに並列接続された第3トランジスタ(Q13)とを設け、さらに第1階調電圧が上記第1トランジスタに伝達され、第2階調電圧が上記第2トランジスタに伝達される第1の状態と、上記第1階調電圧が上記第2トランジスタに伝達され、上記第2階調電圧が上記第1トランジスタに伝達される第2の状態とを所定の周期で切り換えるためのスイッチ回路(41)を設け、第2トランジスタと第3トランジスタとの間でしきい値の差に起因する誤差を平均化することでオフセットをキャンセルする。
請求項(抜粋):
互いに電圧レベルが異なる複数の階調電圧を発生させるための階調電圧作成回路と、入力データをデコードし、そのデコード結果に基づいて、上記階調電圧作成回路からの複数の階調電圧の中から第1階調電圧とそれに対応する第2階調電圧とを選択するためのデコーダと、上記第1階調電圧とそれに対応する第2階調電圧とに基づいて駆動電圧を得るためのアンプと、を含むドライバであって、上記アンプは、差動対を形成するための第1トランジスタと、上記第1トランジスタに差動結合された第2トランジスタと、上記第2トランジスタに並列接続された第3トランジスタと、上記第1階調電圧が上記第1トランジスタに伝達され、上記第2階調電圧が上記第2トランジスタに伝達される第1の状態と、上記第1階調電圧が上記第2トランジスタに伝達され、上記第2階調電圧が上記第1トランジスタに伝達される第2の状態とを所定の周期で切り換えるためのスイッチ回路と、を含んで成ることを特徴とするドライバ。
IPC (4件):
G09G 3/36 ,  G02F 1/133 550 ,  G09G 3/20 641 ,  G09G 3/20 642
FI (4件):
G09G 3/36 ,  G02F 1/133 550 ,  G09G 3/20 641 K ,  G09G 3/20 642 A
Fターム (29件):
2H093NA16 ,  2H093NA31 ,  2H093NA53 ,  2H093NC34 ,  2H093ND06 ,  5C006AA14 ,  5C006AA16 ,  5C006AA17 ,  5C006AA22 ,  5C006AC26 ,  5C006BB16 ,  5C006BC12 ,  5C006BF24 ,  5C006BF25 ,  5C006BF26 ,  5C006BF43 ,  5C006FA22 ,  5C006FA38 ,  5C080AA10 ,  5C080BB05 ,  5C080CC03 ,  5C080DD05 ,  5C080EE29 ,  5C080EE30 ,  5C080JJ01 ,  5C080JJ02 ,  5C080JJ03 ,  5C080JJ04 ,  5C080JJ05
引用特許:
審査官引用 (7件)
全件表示

前のページに戻る