特許
J-GLOBAL ID:200903058892776729
MOSレギュレータ回路
発明者:
,
出願人/特許権者:
代理人 (1件):
森本 義弘
公報種別:公開公報
出願番号(国際出願番号):特願2000-085488
公開番号(公開出願番号):特開2001-273042
出願日: 2000年03月27日
公開日(公表日): 2001年10月05日
要約:
【要約】【課題】 リップル除去率の高いMOSレギュレータ回路を提供する。【解決手段】 差動構成のMOSトランジスタ1、2とカレントミラー4、5、6を構成するPチャネルMOSトランジスタのペアとNチャネルMOSトランジスタのペアと出力MOSトランジスタ9と出力電圧を決定する抵抗を備えたものに、カレントミラー5に接続されたトランジスタ7と、接続されたカレントミラー5とカレントミラー6にトランジスタ8を接続し、出力トランジスタ9のゲートに接続する。出力トランジスタ9は、トランジスタ7及び8とエミッタフォロア接続されているため、インピーダンスが低下し、出力トランジスタ9の周波数特性が伸びて改善され、リップル除去率が高いMOSレギュレータ回路になる。さらに、トランジスタ16を出力トランジスタ9とカレントミラー6に接続することにより、出力トランジスタ9のダイナミックレンジを広くすることができる。
請求項(抜粋):
入力端子から基準電圧がゲートに印加される第1のトランジスタと前記第1のトランジスタのソースとソースで接続した第2のトランジスタを備え、前記第1と第2のトランジスタのソースと共通に接続した電流源とによって構成された差動増幅器と、前記第1のトランジスタ及び前記第2のトランジスタのドレインに流れる電流を電流源として、前記第1のトランジスタのドレインに接続された第1のカレントミラーと、前記第2のトランジスタのドレインに接続された第2のカレントミラーと、前記第1のカレントミラーを電流源として接続された第3のカレントミラーと、前記第2、第3のカレントミラーとゲートで接続された第3のトランジスタと、前記第3のトランジスタのドレインは接地され、前記第2のカレントミラーとミラー接続された第4のトランジスタと、前記第4のトランジスタのドレインと前記第3のトランジスタのソースを接続し、前記第4のトランジスタのドレインに接続された前記第3のトランジスタのソースとゲートで接続された第5のトランジスタと、前記第5のトランジスタのドレインは、第1の抵抗の一端と出力端子に接続し、差動増幅を構成する前記第2のトランジスタのゲートに前記第1の抵抗の他端と第2の抵抗の一端を接続し、前記第2の抵抗の他端は接地された構成からなることを特徴とするMOSレギュレータ回路。
IPC (4件):
G05F 1/56 310
, G05F 1/56
, H03F 1/34
, H03F 3/345
FI (4件):
G05F 1/56 310 H
, G05F 1/56 310 C
, H03F 1/34
, H03F 3/345 B
Fターム (40件):
5H430BB01
, 5H430BB09
, 5H430BB11
, 5H430EE06
, 5H430FF02
, 5H430FF13
, 5H430GG08
, 5H430HH03
, 5J090AA01
, 5J090AA58
, 5J090CA32
, 5J090CA47
, 5J090DN02
, 5J090FA04
, 5J090FA20
, 5J090HA10
, 5J090HA17
, 5J090HA25
, 5J090KA02
, 5J090KA05
, 5J090KA09
, 5J090MA01
, 5J090MA21
, 5J090MN01
, 5J090TA03
, 5J091AA01
, 5J091AA58
, 5J091CA32
, 5J091CA47
, 5J091FA04
, 5J091FA20
, 5J091HA10
, 5J091HA17
, 5J091HA25
, 5J091KA02
, 5J091KA05
, 5J091KA09
, 5J091MA01
, 5J091MA21
, 5J091TA03
前のページに戻る