特許
J-GLOBAL ID:200903058981433975

逐次比較型A/D変換器及びそのテスト方法

発明者:
出願人/特許権者:
代理人 (1件): 五十嵐 省三
公報種別:公開公報
出願番号(国際出願番号):特願平8-352258
公開番号(公開出願番号):特開平10-173531
出願日: 1996年12月12日
公開日(公表日): 1998年06月26日
要約:
【要約】【課題】 逐次比較型A/D変換器におけるタップセレクタのオープン異常状態を検出できなかった。【解決手段】 タップセレクタ12は抵抗ストリング回路11のタップを選択する。電圧比較回路13はタップセレクタ12の出力電圧とアナログ入力電圧VINとを比較する。逐次変換レジスタ15は電圧比較回路13の出力に応じてアナログ入力電圧VINのディジタル値をビット毎に記憶する。タップセレクタ12の出力と電圧比較回路13の入力との間にトランスファゲート17を設け、また、タップセレクタ12の出力をプルアップさせるPチャネルトランジスタ18a及びナンド回路18bを設け、さらに、タップセレクタ12の出力をプルダウンさせるNチャネルトランジスタ19a及びアンド回路19bを設けてある。
請求項(抜粋):
第1、第2の電源端子(VREF、VSS)間に接続された抵抗ストリング回路(11)と、該抵抗ストリング回路のタップを選択するタップセレクタ(12)と、該タップセレクタの出力電圧とアナログ入力電圧(VIN)とを比較する電圧比較回路(13)と、該電圧比較回路の出力に応じて前記アナログ入力電圧のディジタル値をビット毎に記憶する逐次変換レジスタ(15)と、を具備し、該逐次変換レジスタのディジタル値に基づいて前記タップセレクタを選択動作させて前記アナログ入力電圧をディジタル値に変換する逐次比較型A/D変換器において、前記タップセレクタの出力電圧をプルアップするプルアップ回路(18a、18b)と、前記タップセレクタの出力電圧をプルダウンするプルダウン回路(19a、19b)と、を設け、前記電圧比較回路の比較動作前に前記プルアップ回路を動作させる第1のテストモードと、前記電圧比較回路の比較動作前に前記プルダウン回路を動作させる第2のテストモード動作とを可能したことを特徴とする逐次比較型A/D変換器。
IPC (4件):
H03M 1/38 ,  G01R 31/00 ,  G01R 31/316 ,  H03M 1/10
FI (4件):
H03M 1/38 ,  G01R 31/00 ,  H03M 1/10 C ,  G01R 31/28 C

前のページに戻る