特許
J-GLOBAL ID:200903059106327360
ビット・レート決定回路、受信機及び中継器
発明者:
,
,
,
,
出願人/特許権者:
代理人 (1件):
井桁 貞一
公報種別:公開公報
出願番号(国際出願番号):特願平11-134202
公開番号(公開出願番号):特開2000-324091
出願日: 1999年05月14日
公開日(公表日): 2000年11月24日
要約:
【要約】【課題】 受信信号のビット・レートに合致したビット・レートのクロックを決定することができるビット・レート決定回路と、該ビット・レート決定回路を適用する受信機及び中継器を提供する。【解決手段】 入力信号から抽出した最高ビット・レートのクロック信号と、該最高ビット・レートのクロック信号から生成したクロック信号から、所要のビット・レートのクロック信号を選択するビット・レート選択回路と、入力信号から抽出した最高ビット・レートに対応するアナログ信号のレベルによって該ビット・レート選択回路に供給する選択信号を生成するビット・レート検出回路とを備えて構成する。
請求項(抜粋):
入力信号から抽出したクロック信号と、該抽出したクロック信号から生成したクロック信号から、所要のビット・レートのクロック信号を選択するビット・レート選択回路と、入力信号から抽出した最高ビット・レートに対応するアナログ信号のレベルによって該ビット・レート選択回路に供給する選択信号を生成するビット・レート検出回路とを備えることを特徴とするビット・レート決定回路。
IPC (2件):
FI (2件):
H04L 7/02 Z
, H04J 3/08 Z
Fターム (14件):
5K028AA01
, 5K028BB08
, 5K028DD02
, 5K028DD03
, 5K028NN32
, 5K047AA03
, 5K047BB02
, 5K047GG08
, 5K047GG24
, 5K047MM28
, 5K047MM33
, 5K047MM36
, 5K047MM37
, 5K047MM53
前のページに戻る