特許
J-GLOBAL ID:200903059146939821
ワイド画面対応撮像装置
発明者:
,
出願人/特許権者:
代理人 (1件):
小鍜治 明 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-182044
公開番号(公開出願番号):特開平6-030324
出願日: 1992年07月09日
公開日(公表日): 1994年02月04日
要約:
【要約】【目的】 メモリ等を付加せず少ない回路規模で、ワイド画面対応の撮像装置を従来の標準テレビ用の撮像装置の信号処理回路やLSI(デジタル信号処理そのもののLSIやデータ検出用のLSI等)を共用することにより実現する。【構成】 ワイド画面撮像信号をAD変換器4によりデジタル信号に変換し、この信号を分割回路5においてワイド画面対応撮像素子の読み出しクロックfckの1/n分周の周波数で、かつ位相が360°/nずつずれたn種類のクロックによりn分割し、n分割された各々の信号をデジタル信号処理LSI6,7によりデジタル処理し、合成回路8でもとのfckレートのワイド画面撮像信号に合成し、DA変換器9でアナログ信号に変換する。こうすることにより、少ない回路規模で、ワイド画面対応撮像装置に従来の標準テレビ用の撮像装置の信号処理回路やLSIを共用できる。
請求項(抜粋):
所定の周波数fckによって撮像信号を読み出すワイド画面対応の撮像素子と、前記撮像素子の出力信号を前記撮像素子の読み出し周波数fckと同一周波数のクロックパルスでデジタル信号に変換するAD変換器と、前記AD変換器の出力信号を前記撮像素子の読み出し周波数fckの1/n(nは正の整数)分周のクロック周波数でかつ位相が360 ゚/nずつずれたn種類のクロックパルスによりn分割する分割回路と、前記分割回路の各出力信号に対応するクロックパルスでデジタル信号処理を施すn個のデジタル信号処理回路と、前記n個のデジタル信号処理回路の各出力信号を各出力信号の位相に応じ前記撮像素子の読み出し周波数fckでサンプリングしfckレートに合成する合成回路と、前記合成回路の出力信号を前記撮像素子の読み出し周波数fckでアナログ信号に変換するDA変換器とを備えたことを特徴とするワイド画面対応撮像装置。
前のページに戻る