特許
J-GLOBAL ID:200903059276564374

アナログ/デジタル変換回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願平6-134665
公開番号(公開出願番号):特開平8-008747
出願日: 1994年06月16日
公開日(公表日): 1996年01月12日
要約:
【要約】【目的】汎用のA/D変換器を複数用いて高解像度でA/D変換を行う。【構成】入力端子13より入力された0〜Vm の範囲で変化する入力アナログ信号Vi は、ローパスフィルタ14を通過して増幅回路10a,10bに入力される。入力信号Vi は増幅回路10aで2倍に増幅され、リミット回路12aで最大値をVm に制限され、ワンチップマイコン90の第1のA/D変換器に入力される。入力信号Vi は増幅回路10bで2倍に増幅され1/2Vm でオフセットされリミット回路12bで最小値を0に制限され、ワンチップマイコン90の第2のA/D変換器に入力される。第1のA/D変換器の変換結果と第2のA/D変換器の変換結果をワンチップマイコン90内の演算部により合計して、入力信号Vi に対するA/D変換結果を得る。
請求項(抜粋):
それぞれ所定の増幅率で入力アナログ信号を増幅し、該増幅されたアナログ信号をそれぞれ所定のオフセット値でオフセットするN個の増幅回路と、前記N個の増幅回路により増幅しオフセットされたアナログ信号を、各々独立して中間デジタル変換信号に変換するN個のアナログ/デジタル変換器と、前記N個のアナログ/デジタル変換器により変換されたN個の中間デジタル変換信号を演算して、前記入力アナログ信号に対応するデジタル変換信号を算出する演算回路とを有し、前記増幅率は、前記入力アナログ信号をN倍に増幅する値であり、前記オフセット値はそれぞれ、それぞれの増幅回路で増幅されたアナログ信号の連続性を保ちつつ、入力アナログ信号の変化範囲を実質的に1/Nずつ、順次オフセットさせる値に設定されているアナログ/デジタル変換回路。
IPC (2件):
H03M 1/20 ,  H03M 1/18
引用特許:
審査官引用 (2件)
  • 特開昭62-076929
  • 特開平2-023721

前のページに戻る